本发明涉及交错并联cuk变换器,尤其是一种适用于低电压输入的交错并联cuk变换器,可应用于led驱动、能量收集、辅助电源等场合。
背景技术
和他激式cuk变换器相比,自激式交错并联cuk变换器具有输入/输出电流纹波小、易于启动、易于扩容、成本低等优点。增强型mosfet和bjt是常见的半导体器件,都可用于构建自激式交错并联cuk变换器。当应用于低电压输入的场合时,增强型mosfet因其栅源极阈值电压较高而不适用。基极-发射极导通电压较低的bjt虽适用,但是它的驱动和导通损耗均较大。
技术实现要素:
为了克服现有bjt在构建低电压输入的交错并联cuk变换器时存在损耗较大的不足,本发明提供一种jfet型自激式交错并联cuk变换器,目的在于同时实现低输入电压启动、宽输入电压范围工作和高效率。
本发明解决其技术问题所采用的技术方案是:
一种jfet型自激式交错并联cuk变换器,包括电感l1、电感l2、n型jfet管j1、n型jfet管j2、电容c1、电容c2、二极管d1、二极管d2、电感l3、电感l4、二极管d3、二极管d4、电容co、驱动支路1和驱动支路2,驱动支路j具有端口aj、端口bj、端口cj和端口dj,j的取值范围为1至2,直流电源vi的正端同时与电感l1的一端和电感l2的一端相连,电感l1的另一端同时与n型jfet管j1的漏极、驱动支路2的端口c2和电容c1的一端相连,电容c1的另一端同时与驱动支路2的端口d2、二极管d1的阳极和电感l3的一端相连,电感l3的另一端与二极管d3的阴极相连,二极管d3的阳极同时与二极管d4的阳极、电容co的一端和负载的一端相连,电容co的另一端同时与负载的另一端、二极管d1的阴极、二极管d2的阴极、驱动支路1的端口b1、驱动支路2的端口b2、n型jfet管j1的源极、n型jfet管j2的源极和直流电源vi的负端相连,电感l2的另一端同时与n型jfet管j2的漏极、驱动支路1的端口c1和电容c2的一端相连,电容c2的另一端同时与驱动支路1的端口d1、二极管d2的阳极和电感l4的一端相连,电感l4的另一端与二极管d4的阴极相连,n型jfet管j1的栅极与驱动支路1的端口a1相连,n型jfet管j2的栅极与驱动支路2的端口a2相连。
进一步,所述驱动支路1中,当n型jfet管j2导通时,其端口a1产生负电压关断n型jfet管j1;所述驱动支路2中,当n型jfet管j1导通时,其端口a2产生负电压关断n型jfet管j2。
所述n型jfet管j1和n型jfet管j2都可采用耗尽型mosfet管代替。
作为驱动支路j的一种优选方案,驱动支路j包括稳压管zaj、电阻raj和电容caj,驱动支路j的端口aj同时与稳压管zaj的阳极和电阻raj的一端相连,电阻raj的另一端与电容caj的一端相连,电容caj的另一端与驱动支路j的端口cj相连,稳压管zaj的阴极与驱动支路j的端口bj相连,j的取值范围为1至2。
进一步,驱动支路j还包括电阻rbj和二极管dbj,电阻rbj的一端与驱动支路j的端口aj相连,电阻rbj的另一端与二极管dbj的阴极相连,二极管dbj的阳极与电容caj的一端相连。
更进一步,驱动支路j还包括电阻rcj和二极管dcj,二极管dcj的阳极与驱动支路j的端口aj相连,二极管dcj的阴极与电阻rcj的一端相连,电阻rcj的另一端与电容caj的一端相连。
作为驱动支路j的另一种优选方案,驱动支路j包括稳压管zdj、电阻rdj和电容cdj,驱动支路j的端口aj同时与稳压管zdj的阳极和电阻rdj的一端相连,电阻rdj的另一端与电容cdj的一端相连,电容cdj的另一端与驱动支路j的端口dj相连,稳压管zdj的阴极与驱动支路j的端口bj相连,j的取值范围为1至2。
进一步,驱动支路j还包括电阻rej和二极管dej,电阻rej的一端与驱动支路j的端口aj相连,电阻rej的另一端与二极管dej的阴极相连,二极管dej的阳极与电容cdj的一端相连。
更进一步,驱动支路j还包括电阻rfj和二极管dfj,二极管dfj的阳极与驱动支路j的端口aj相连,二极管dfj的阴极与电阻rfj的一端相连,电阻rfj的另一端与电容cdj的一端相连。
本发明的技术构思为:和增强型mosfet相比,jfet可在栅源极电压为0时导通。和bjt相比,电压驱动型的jfet具有更低的驱动和导通损耗,也更易于集成。综上所述,jfet兼具增强型mosfet和bjt的优点,适用于构建低电压输入的交错并联cuk变换器。
采用jfet管构建自激式交错并联cuk变换器,重点构造与jfet管工作性能匹配的可产生负电压的驱动支路,驱动支路包括稳压管、电阻、电容等基本元器件。
本发明的有益效果主要表现在:所述jfet型自激式交错并联cuk变换器具有低输入电压启动、宽输入电压范围工作和高效率的特点。
附图说明
图1是本发明的电路图。
图2是适用于本发明的第一种驱动支路方案的电路图。
图3是实施1的仿真波形图。
图4是适用于本发明的第二种驱动支路方案的电路图。
图5是适用于本发明的第三种驱动支路方案的电路图。
图6是适用于本发明的第四种驱动支路方案的电路图。
图7是实施例4的仿真波形图。
图8是适用于本发明的第五种驱动支路方案的电路图。
图9是适用于本发明的第六种驱动支路方案的电路图。
具体实施方式
下面结合附图对本发明作进一步描述。
实施例1
参考图1和图2,一种jfet型自激式交错并联cuk变换器,包括电感l1、电感l2、n型jfet管j1、n型jfet管j2、电容c1、电容c2、二极管d1、二极管d2、电感l3、电感l4、二极管d3、二极管d4、电容co、驱动支路1和驱动支路2,驱动支路j具有端口aj、端口bj、端口cj和端口dj,j的取值范围为1至2,直流电源vi的正端同时与电感l1的一端和电感l2的一端相连,电感l1的另一端同时与n型jfet管j1的漏极、驱动支路2的端口c2和电容c1的一端相连,电容c1的另一端同时与驱动支路2的端口d2、二极管d1的阳极和电感l3的一端相连,电感l3的另一端与二极管d3的阴极相连,二极管d3的阳极同时与二极管d4的阳极、电容co的一端和负载的一端相连,电容co的另一端同时与负载的另一端、二极管d1的阴极、二极管d2的阴极、驱动支路1的端口b1、驱动支路2的端口b2、n型jfet管j1的源极、n型jfet管j2的源极和直流电源vi的负端相连,电感l2的另一端同时与n型jfet管j2的漏极、驱动支路1的端口c1和电容c2的一端相连,电容c2的另一端同时与驱动支路1的端口d1、二极管d2的阳极和电感l4的一端相连,电感l4的另一端与二极管d4的阴极相连,n型jfet管j1的栅极与驱动支路1的端口a1相连,n型jfet管j2的栅极与驱动支路2的端口a2相连。
所述驱动支路1的功能是:当n型jfet管j2导通时,其端口a1产生负电压关断n型jfet管j1;所述驱动支路2的功能是:当n型jfet管j1导通时,其端口a2产生负电压关断n型jfet管j2。
驱动支路j包括稳压管zaj、电阻raj和电容caj,驱动支路j的端口aj同时与稳压管zaj的阳极和电阻raj的一端相连,电阻raj的另一端与电容caj的一端相连,电容caj的另一端与驱动支路j的端口cj相连,稳压管zaj的阴极与驱动支路j的端口bj相连,j的取值范围为1至2。
实施例1利用其内部的不一致性产生所需的振荡,可在低输入电压条件下完成启动。当其处于稳态时,连续导通模式的工作状态可分为以下2个阶段。(1)j1导通,d1截止,d3导通,l1和l3充磁,电感电流il1增加;j2截止,d2导通,d4导通,l2和l4放磁,电感电流il2减小;za2反向导通,ca2通过za2和ra2放电,j2的栅极电压va2为负;za1正向导通,ca1通过ra1和za1充电,j1的栅极电压va1约为零。(2)j1截止,d1导通,d3导通,l1和l3放磁,电感电流il1减小;j2导通,d2截止,d4导通,l2和l4充磁,电感电流il2增加;za2正向导通,ca2通过za2和ra2充电,j2的栅极电压va2约为零;za1反向导通,ca1通过za1和ra1放电,j1的栅极电压va1为负。以上2个阶段交替出现,周而复始。
图3是实施例1的仿真波形图。由图3可知实施例1的工作状态,j1和j2交错导通和截止,输出电压vo<0。
实施例2
参考图1和图4,一种jfet型自激式交错并联cuk变换器,驱动支路j包括电阻rbj和二极管dbj,电阻rbj的一端与驱动支路j的端口aj相连,电阻rbj的另一端与二极管dbj的阴极相连,二极管dbj的阳极与电容caj的一端相连,j的取值范围为1至2。
实施例2的其余结构和实施例1相同。
除了实施例2中caj的充电速度快于实施例1中caj的充电速度,实施例2的工作原理也与实施例1相似。
实施例3
参考图1和图5,一种jfet型自激式交错并联cuk变换器,驱动支路j包括电阻rcj和二极管dcj,二极管dcj的阳极与驱动支路j的端口aj相连,二极管dcj的阴极与电阻rcj的一端相连,电阻rcj的另一端与电容caj的一端相连,j的取值范围为1至2。
实施例3的其余结构和实施例1相同。
除了实施例3中caj的放电速度快于实施例1中caj的放电速度,实施例3的工作原理也与实施例1相似。
实施例4
参考图1和图6,一种jfet型自激式交错并联cuk变换器,驱动支路j包括稳压管zdj、电阻rdj和电容cdj,驱动支路j的端口aj同时与稳压管zdj的阳极和电阻rdj的一端相连,电阻rdj的另一端与电容cdj的一端相连,电容cdj的另一端与驱动支路j的端口dj相连,稳压管zdj的阴极与驱动支路j的端口bj相连,j的取值范围为1至2。
实施例4的其余结构和实施例1相同,工作原理也与实施例1相似。
图7是实施例4的仿真波形图。由图7可知实施例4的工作状态,j1和j2交替导通和截止,输出电压vo<0。
实施例5
参考图1和图8,一种jfet型自激式交错并联cuk变换器,驱动支路j包括电阻rej和二极管dej,电阻rej的一端与驱动支路j的端口aj相连,电阻rej的另一端与二极管dej的阴极相连,二极管dej的阳极与电容cdj的一端相连,j的取值范围为1至2。
实施例5的其余结构和实施例4相同。
除了实施例5中cdj的充电速度快于实施例4中cdj的充电速度,实施例5的工作原理也与实施例4相似。
实施例6
参考图1和图9,一种jfet型自激式交错并联cuk变换器,驱动支路j包括电阻rfj和二极管dfj,二极管dfj的阳极与驱动支路j的端口aj相连,二极管dfj的阴极与电阻rfj的一端相连,电阻rfj的另一端与电容cdj的一端相连,j的取值范围为1至2。
实施例6的其余结构和实施例4相同。
除了实施例6中cdj的放电速度快于实施例4中cdj的放电速度,实施例6的工作原理也与实施例4相似。
本说明书实施例所述的内容仅仅是对发明构思的实现形式的列举,本发明的保护范围的不应当被视为仅限于实施例所陈述的具体形式,本发明的保护范围也及于本领域技术人员根据本发明构思所能够想到的等同技术手段。