本发明涉及电路领域,具体而言,涉及一种用于主板的关机后快速放电电路。
背景技术:
目前工业设备主板设计极为复杂,电容使用数量非常多,导致每次关机后,电容释放电缓慢不及时。
现有技术关机后电容释放电非常缓慢,而板卡的电源设计都有上电时序要求。如果关机后所有电荷未完全被释放掉,就再次进行开机动作,此时上电的时序混乱,从而有可能导致板卡不开机或部分有电源时序要求的芯片无法正常工作。
技术实现要素:
本发明的目的在于克服现有技术存在的以上问题,提供一种用于主板的关机后快速放电电路,快速释放电荷,有效缩短二次开机时间,避免上电的时序混乱。
为实现上述技术目的,达到上述技术效果,本发明通过以下技术方案实现:
一种用于主板的关机后快速放电电路,包括第一n沟道mos管、第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管和第六n沟道mos管,所述第一n沟道mos管栅极电连接于sus_s3#信号,漏极分别并联有备用电源、第二n沟道mos管栅极、第三n沟道mos管栅极、第四n沟道mos管栅极、第五n沟道mos管栅极和第六n沟道mos管栅极,所述第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管和第六n沟道mos管的漏极分别电连接有第一电源、第二电源、第三电源、第四电源、第五电源,由所述第一电源至所述第五电源电压依次降低。
本发明进一步设置为,第一n沟道mos管、第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管和第六n沟道mos管分别通过第一电阻、第二电阻、第三电阻、第四电阻、第五电阻和第六电阻与所述备用电源、第一电源、第二电源、第三电源、第四电源、第五电源相连。
本发明进一步设置为,所述第一n沟道mos管栅极通过第七电阻于所述sus_3#信号相连。
本发明进一步设置为,所述第一n沟道mos管、第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管和第六n沟道mos管源极分别接地。
本发明进一步设置为,所述第一电源为5v直流电。
本发明进一步设置为,所述第二电源为3.3v直流电。
本发明进一步设置为,所述第三电源为1.8v直流电。
本发明进一步设置为,所述第四电源为1.5v直流电。
本发明进一步设置为,所述第五电源为1.0v直流电。
本发明进一步设置为,所述备用电源为5v直流电。
本发明的有益效果是:
1、与现有技术比,本发明所述的电路在关机后,通过五个n沟道mos管将对应五种电压的电源接地,快速释放电荷,无需等待主板上所有电容的电荷自然释放掉,有效缩短二次开机的间隔时间,避免再次开机上电的时序混乱问题。
2、当主板上电开机时,sus_s3#信号为高电平,此时第一n沟道mos管会被打开,第一n沟道mos管的漏极是低电平,第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管、第六n沟道mos管都不会打开,第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v等正常按照设计时序上电,主板正常开机工作。
当主板关机,sus_s3#信号为低电平,此时第一n沟道mos管关闭,第一n沟道mos管的漏极被备用电源拉成高电平,第二n沟道mos管、第三n沟道mos管、第四n沟道mos管、第五n沟道mos管、第六n沟道mos管都会被打开,第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v等会对地快速释放掉电,直至所有电都会处于零电平。再次开机时,所有电均不会出现上电时序混乱,按照设计时序一次上电。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。本发明的具体实施方式由以下实施例及其附图详细给出。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为用于主板的关机后快速放电电路示意图。
具体实施方式
为了完全理解本发明,将参考附图描述本发明的优选实施例。可以以各种形式修改本发明的实施例,并且本发明的范围不应被解释为限于下面详细描述的实施例。提供本发明的实施例是为了使本领域技术人员能够更全面地理解本发明。因此,可以夸大附图中的元件的形状等,以便强调更清楚的解释。应注意,在附图中,相同的构件由相同的附图标记表示。此外,省略了可能由本发明的主旨不必要地模糊的已知功能和配置的详细描述。
下面将参考附图并结合实施例,来详细说明本发明。
参照图1所示,一种用于主板的关机后快速放电电路,包括第一n沟道mos管q1、第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5和第六n沟道mos管q6,所述第一n沟道mos管q1栅极电连接于sus_s3#信号,漏极分别并联有备用电源、第二n沟道mos管q2栅极、第三n沟道mos管q3栅极、第四n沟道mos管q4栅极、第五n沟道mos管q5栅极和第六n沟道mos管q6栅极。
所述第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5和第六n沟道mos管q6的漏极分别电连接有第一电源、第二电源、第三电源、第四电源、第五电源,由所述第一电源至所述第五电源电压依次降低。
作为本发明的一种优选实施例,所述第一电源为+5v直流电,所述第二电源为+3.3v直流电,所述第三电源为+1.8v直流电,所述第四电源为+1.5v直流电,所述第五电源为+1.0v直流电,所述备用电源为+5vs直流电。
所述第一n沟道mos管q1、第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5和第六n沟道mos管q6源极分别接地。
如此一来,当主板关机,sus_s3#信号为低电平,此时第一n沟道mos管q1关闭,第一n沟道mos管q1的漏极被备用电源拉成高电平,第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5、第六n沟道mos管q6都会被打开,第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v等会对地快速释放掉电,直至所有电都会处于零电平。
作为本发明的一种优选实施例,第一n沟道mos管q1、第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5和第六n沟道mos管q6分别通过第一电阻r1、第二电阻r2、第三电阻r3、第四电阻r4、第五电阻r5和第六电阻r6与所述备用电源+5vs、第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v相连。所述第一n沟道mos管q1栅极通过第七电阻r7于所述sus_3#信号相连。
本发明的工作原理如下:
目前在x86的主板设计架构中,sus_s3#信号高电平时候代表开机,低电平时候代表关机。当主板上电开机时,sus_s3#信号为高电平,此时第一n沟道mos管q1会被打开,第一n沟道mos管q1的漏极是低电平,第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5、第六n沟道mos管q6都不会打开,第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v等正常按照设计时序上电,主板正常开机工作。
当主板关机,sus_s3#信号为低电平,此时第一n沟道mos管q1关闭,第一n沟道mos管q1的漏极被备用电源+5vs拉成高电平,第二n沟道mos管q2、第三n沟道mos管q3、第四n沟道mos管q4、第五n沟道mos管q5、第六n沟道mos管q6都会被打开,第一电源+5v、第二电源+3.3v、第三电源+1.8v、第四电源+1.5v、第五电源+1.0v等会对地快速释放掉电,直至所有电都会处于零电平。再次开机时,所有电均不会出现上电时序混乱,按照设计时序一次上电。
与现有技术比,本发明所述的电路在关机后,通过五个n沟道mos管将对应的五种电源接地,快速释放电荷,无需等待主板上所有电容的电荷自然释放掉,有效缩短二次开机的间隔时间,避免再次开机上电的时序混乱问题。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。