多相功率处理电路及其控制方法与流程

文档序号:22231538发布日期:2020-09-15 19:35阅读:430来源:国知局
多相功率处理电路及其控制方法与流程

本发明涉及功率处理电路技术领域,特别涉及一种多相功率处理电路及其控制方法。



背景技术:

在大电流或大功率应用场合,供电电路一般采取多相并联技术来实现,请参考图1,整个供电电路主要由一个多相控制器加上n相功率处理电路powerstageic1~powerstageicn组成,其中n≥2,多相控制器通过n路pmw(脉冲宽度调制)信号pmw1~pmwn,分别向各相功率处理电路powerstageic1~powerstageicn发送pwm信号,相与相之间的pmw信号可以同相或者错开一定相位,图2中示出了pmw1~pmwn的相位依次错开的情况。

现有的供电电路存在以下缺陷:

1、功率处理电路powerstageic通常多采用drmos芯片,其一般为一颗单晶的或多颗晶片合封的芯片,即将mos管桥臂和驱动ic集成在一起的芯片。该drmos芯片的配置管脚相对较少,一般无法调节其过流保护点、过流保护模式、电流增益、开关速度等参数,灵活性不高。

2、多相控制器的管脚有限,其跟各功率处理电路powerstageic之间的信号连接线总数很少,一般情况下,多相控制器为每个相位powerstageic提供的信号连接线包括:一根pwm线和与其他相位的powerstageic共享的tsens(温度指示)线和en(使能)线。这导致多相控制器很难监控到每个功率处理电路powerstageic的工作状态,例如每个相位的功率处理电路的工作是否触发保护以及在触发保护时具体触发了哪种保护模式等等。



技术实现要素:

本发明的目的在于提供一种多相功率处理电路及其控制方法,能够在多相控制器芯片的管脚有限的情况下,实现对各相功率处理电路的参数的主动配置和主动读取。

为了实现上述目的,本发明提供一种多相功率处理电路,所述多相功率处理电路包括多相控制器,所述多项控制器包括pwm引脚、使能引脚和温度指示引脚三类引脚,且所述多相控制器包括多个所述pwm引脚;所述多相功率处理电路还包括多个功率处理电路,每一所述功率处理电路与所述多相控制器的一个pwm引脚对应地耦接,每一所述功率处理电路与所述多相控制器的使能引脚耦接,每一所述功率处理电路与所述多相控制器的温度值指示引脚耦接,其中,所述多相控制器利用所述三类引脚中的至少两类引脚和各个功率处理电路之间进行数据交换。

可选地,利用所述多相控制器将所述使能引脚的信号配置成用于表示工作模式的第一态和用于表示第一数据模式的第二态,还包括:

控制所述使能引脚的信号进入第二态,所述功率处理电路进入第一数据模式;

在所述第一配置模式下,将所述三类引脚中的一类配置成时钟总线,传送一时钟信号,将所述三类引脚中的另一类配置成数据总线,在所述多相控制器和各功率处理电路之间传送数据。

可选地,所述第一态为低电平或高电平,所述第二态为中间电平,且所述低电平的值低于所述高电平的值,所述中间电平的值不同于所述低电平或所述高电平的值。

可选地,利用所述多相控制器将所述温度指示引脚的信号配置成用于表示工作模式的第三态和用于表示第二数据模式的第四态,还包括:

控制所述温度指示引脚的信号进入第四态,所述功率处理电路进入第二数据模式;

在所述第二数据模式下,将所述三类引脚中的一类配置成时钟总线,传送一时钟信号,将所述三类引脚中的另一类配置成数据总线,在所述多相控制器和各功率处理电路之间传送数据。

可选地,所述第三态为低电平或高电平,所述第四态为中间电平,且所述低电平的值低于所述高电平的值,所述中间电平的值不同于所述低电平或所述高电平的值。

可选地,所述数据包括任一功率处理电路的相位序号、过流保护点、过流保护模式、过温保护模式、电流采样增益、电流采样偏置、温度采样增益、温度采样偏置和驱动速度中的至少一种。

可选地,所述多相控制器根据所述交换的数据对各功率处理电路进行参数配置。

可选地,所述多相控制器从各功率处理电路获取所述交换的数据。

可选地,所述表示第一数据模式的第二态为持续一预设时间的中间电平。

可选地,所述表示第二数据模式的第四态为持续一预设时间的中间电平。

基于同一发明构思,本发明还提供一种多相控制器的控制方法,被配置为以模拟方式和/或数字方式控制本发明所述的多相功率处理电路。

与现有技术相比,本发明的技术方案具有以下有益效果:

能够利用所述多相控制器的使能引脚、pwm引脚以及温度指示引脚这三类引脚中的两类引脚,将选择的两类引脚配置成通用的时钟总线和数据总线,以此来和各相功率处理电路进行数据交换,且数据交换的内容包括但不限于:相位序号,过流保护点,过流保护模式,过温保护模式,电流采样增益,电流采样偏置,温度采样增益,温度采样偏置,驱动速度,等等。由此能够提高系统配置的灵活性和工作安全性。

附图说明

图1是现有的应用多相并联技术的供电电路的结构示意图。

图2是图1所示的供电电路中的pwm1~pwmn信号的波形示意图。

图3是本发明一实施例中多相控制器和各相功率处理电路的连接示意图。

图4是图3所示的电路连接结构下的一种信号波形示意图。

图5是图3所示的电路连接结构下的另一种信号波形示意图。

图6是本发明另一实施例中多相控制器和各相功率处理电路的连接示意图。

图7是图6所示的电路连接结构下的一种信号波形示意图。

图8是本发明另一实施例中多相控制器和各相功率处理电路的连接示意图。

图9是图8所示的电路连接结构下的一种信号波形示意图。

具体实施方式

以下结合附图和具体实施例对本发明提出的技术方案作进一步详细说明。根据下面说明,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。本文中“和/或”的含义是二选一或者两者兼具。

作为一种示例,请参考图3,多相控制器u0具有pwm引脚、使能引脚en和温度指示引脚tsens三类引脚(未图示),多相控制器u0具有n个pwm引脚pwm1~pwmn、一个使能引脚en和一个温度指示引脚tsens,n相功率处理电路powerstageic1~powerstageicn的pwm引脚通过相应的信号线一一对应地连接到多相控制器u0的pwm引脚pwm1~pwmn,即功率处理电路powerstageic1连接多相控制器u0的引脚pwm1,功率处理电路powerstageic2连接多相控制器u0的引脚pwm2,……功率处理电路powerstageicn连接多相控制器u0的引脚pwmn,同时n相功率处理电路powerstageic1~powerstageicn共同连接到使能引脚en上,其中pwm引脚的数量n不小于2。此外,功率处理电路powerstageic1串联一电感l1,功率处理电路powerstageic2还串联一电感l2,依次类推,powerstageicn串联一电感ln,且n相功率处理电路powerstageic1~powerstageicn所串联的电感l1~ln的另一端并接到同一输出电容c的一端上,输出电容c的另一端接地。其中电感l1~ln和输出电容c均可以是分立的电感元件和电容器,也可以是集成电路的等效电路元件。本示例中实现多相控制器u0和n相功率处理电路powerstageic1~powerstageicn之间数据交换的具体过程包括:

s1.1.1,利用所述多相控制器u0将所述使能引脚en的信号配置成用于表示工作模式的第一态或用于表示第一数据模式的第二态,其中第一态例如是低电平或者高电平,第二态例如是中间电平,低电平的值低于所述高电平的值,所述中间电平的值不同于所述低电平和所述高电平。具体的,参考图4或图5,当所述多相控制器u0将所述使能引脚en的信号配置成中间电平,则所述n相功率处理电路powerstageic1~powerstageicn接收到进入第一数据模式的信号。在另一实施例中,所述多相控制器u0将所述使能引脚en的信号配置成中间电平并维持一段预设的时间,则所述n相功率处理电路powerstageic1~powerstageicn接收到进入第一数据模式的信号,这样可以避免信号受到干扰而产生误操作。

s1.1.2,所述n相功率处理电路powerstageic1~powerstageicn进入第一数据模式,在具体实施时,可以采用以下两种方式来配置第一数据模式:

第一种方式,请参考图4,设置所述使能引脚en为时钟总线,传送由数字逻辑“0”和“1”组成的时钟信号clk,将各相功率处理电路powerstageic1~powerstageicn所连接的pwm引脚pwm1~pwmn配置成数据总线data,进而多相控制器u0和各相功率处理电路powerstageic1~powerstageicn进行数据交换。具体而言,所述使能引脚en的高电平对应数字逻辑“1”,中间电平对应数字逻辑“0”;

第二种方式,请参考图5,设置所述使能引脚en为时钟总线,传送由数字逻辑“0”和“1”组成的时钟信号clk,将各相功率处理电路powerstageic1~powerstageicn所连接的pwm引脚pwm1~pwmn配置成数据总线data,进而多相控制器u0和各相功率处理电路powerstageic1~powerstageicn进行数据交换。具体而言,所述使能引脚en的高电平对应数字逻辑“1”,低电平对应数字逻辑“0”。

上述示例中,pwm1~pwmn引脚及其所连接的信号线作为数据总线使用,对应的功率处理电路接收到数据总线上的数字信号后,经过内部dac(数模转换)电路(未示出)转化为模拟信号,控制其工作状态;或数字总线上的数字信号经过dac电路处理,再传送给对应的功率处理电路。反之,多相控制器从任一功率处理电路读取数据时,也有类似的两种方式。由此可根据客户和具体应用的需要来配置各相功率处理电路powerstageic1~powerstageicn的工作模式、检测各相功率处理电路powerstageic1~powerstageicn的工作状态。其中,交换的数据包括但不限于各相功率处理电路powerstageic1~powerstageicn的相位序号、过流保护点、过流保护模式、过温保护模式、电流采样增益、电流采样偏置、温度采样增益、温度采样偏置和驱动速度中的至少一种。

本示例的多相功率处理电路,能通过配置使能引脚en来触发第一数据模式,且能进一步采用使能引脚en做时钟总线,采用pwm1-pwmn引脚作为数据总线,因此可以与各相功率处理电路powerstageic1~powerstageicn进行数据交换,例如不同的相位序号(地址),灵活性较高。

作为另一示例,请参考图6,多相控制器u0具有pwm引脚、使能引脚en(未图示)和温度指示引脚tsens三类引脚,多相控制器u0具有n个pwm引脚pwm1~pwmn、一个使能引脚en和一个温度指示引脚tsens,n相功率处理电路powerstageic1~powerstageicn的pwm引脚通过相应的信号线一一对应地连接到多相控制器u0的pwm引脚pwm1~pwmn,同时n相功率处理电路powerstageic1~powerstageicn共同连接到温度指示引脚tsens上,其中pwm引脚的数量n不小于2。此外,功率处理电路powerstageic1串联一电感l1,功率处理电路powerstageic2还串联一电感l2,依次类推,powerstageicn串联一电感ln,且n相功率处理电路powerstageic1~powerstageicn所串联的电感l1~ln的另一端并接到同一输出电容c的一端上,输出电容c的另一端接地。其中电感l1~ln和输出电容c均可以是分立的电感线圈和电容器,也可以是集成电路的等效电路元件。本示例中实现多相控制器u0和n相功率处理电路powerstageic1~powerstageicn之间数据交换的具体过程包括:

s1.2.1,利用所述多相控制器u0将所述温度指示引脚tsens的信号配置成用于表示工作模式的第三态和用于表示第二数据模式的第四态。其中第三态例如是低电平或者高电平,第四态例如是中间电平,低电平的值低于所述高电平的值,所述中间电平的值不同于所述低电平和所述高电平。

具体的,参考图7,当所述多相控制器u0将所述温度指示引脚tsens的信号配置成中间电平,则所述n相功率处理电路powerstageic1~powerstageicn接收到进入第二数据模式的信号。在另一实施例中,所述多相控制器u0将所述温度指示引脚tsens的信号配置成中间电平并维持一段预设的时间,则所述n相功率处理电路powerstageic1~powerstageicn接收到进入第二数据模式的信号,这样可以避免信号受到干扰而产生误操作。

s1.2.2,所述n相功率处理电路powerstageic1~powerstageicn进入第二数据模式,在具体实施例时,可以采用如图4~图5和s1.1.2中的类似的两种方式来配置第二数据模式,设置所述温度指示引脚tsens为时钟总线,将各相功率处理电路powerstageic1~powerstageicn所连接的pwm引脚pwm1~pwmn配置成数据总线data,进而多相控制器u0和各相功率处理电路powerstageic1~powerstageicn进行数据交换。对应的功率处理电路接收到数据总线上的数字信号后,经过内部dac电路(未示出)转化为模拟信号,控制其工作状态;或数字总线上的数字信号经过dac电路处理,再传送给功率处理电路。反之,多相控制器从功率处理电路读取数据时,也有类似的两种方式。在此不再赘述。

本示例的多相功率处理电路,能通过配置温度指示引脚tsens来触发第二数据模式,且能够进一步采用温度指示引脚tsens做时钟总线,采用pwm1-pwmn引脚作为数据总线,因此可以与各相功率处理电路powerstageic1~powerstageicn进行数据交换,例如不同的相位序号(地址),灵活性较高。

作为又一示例,请参考图8,利用所述多相控制器u0将使能引脚en配置成用于表示工作模式的第一态或用于表示第一数据模式的第二态。具体如何设置使能引脚en的第一态和第二态可以参考上文的步骤s1.1.1中的内容记载,在此不再赘述。

在本示例中,所述n相功率处理电路powerstageic1~powerstageicn接收到进入第一数据模式的信号并进入第一数据模式,设置所述使能引脚en为时钟总线clk,温度指示引脚tsens配置成数据总线data,进而多相控制器u0与各相功率处理电路powerstageic1~powerstageicn进行数据交换,如图9所示。类似的,将温度指示引脚tsens配置成时钟总线clk,将使能引脚en配置成数据总线data,也可实现同样的功能。其中,与各相功率处理电路powerstageic1~powerstageicn进行交换的数据包括但不限于相位序号、过流保护点、过流保护模式、过温保护模式、电流采样增益、电流采样偏置、温度采样增益、温度采样偏置和驱动速度中的至少一种。

作为又一示例,利用所述多相控制器u0将温度指示引脚tsens配置成用于表示工作模式的第三态或用于表示第二数据模式的第四态。具体如何设置温度指示引脚tsens的第三态和第四态可以参考上文的步骤s1.1.1中的内容记载,在此不再赘述。

在本示例中,所述n相功率处理电路powerstageic1~powerstageicn接收到进入第一数据模式的信号并进入第一数据模式,设置所述使能引脚en为时钟总线clk,温度指示引脚tsens配置成数据总线data,进而多相控制器u0与各相功率处理电路powerstageic1~powerstageicn进行数据交换,如图9所示。类似的,将温度指示引脚tsens配置成时钟总线clk,将使能引脚en配置成数据总线data,也可实现同样的功能。

上述两示例的多相功率处理电路的控制方法,能通过使能引脚en和/或温度指示引脚tsens来触发数据模式,且能进一步采用使能引脚en和温度指示引脚tsens中的一个做为时钟总线,另一个做为数据总线,进而能够为各相功率处理电路powerstageic1~powerstageicn进行灵活、快速的配置,以及数据采集

基于同一发明构思,本发明一实施例还提供一种多相功率处理电路的控制方法,被配置为实现上述各示例中所述的多相功率处理电路内的数据交换。

综上所述,本发明的技术方案,能够利用所述多相控制器的使能引脚、pwm引脚以及温度指示引脚这三类引脚中的至少两类引脚,使得多相控制器和各个功率处理电路之间进行数据交换,且数据交换的内容包括但不限于:功率处理电路的相位序号,过流保护点,过流保护模式,过温保护模式,电流采样增益,电流采样偏置,温度采样增益,温度采样偏置,驱动速度,等等。由此能够提高系统灵活性和安全性。

上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1