基于连续导通模式的反激式开关电源电路及控制方法与流程

文档序号:22803480发布日期:2020-11-04 04:05阅读:201来源:国知局
基于连续导通模式的反激式开关电源电路及控制方法与流程

本发明涉及一种基于连续导通模式的反激式开关电源电路及控制方法,属于反激式开关电源控制技术领域。



背景技术:

目前反激式开关电源有两种工作模式,非连续导通模式(dcm)和连续导通模式(ccm)。当反激式开关电源工作在dcm模式下,恒流输出设计简单,方便实现,因为每个周期结束时线圈上的电流都会降为0,因此其平均电流输出公式为:其中n为变压器的原边线圈与副边线圈匝数比,ipk为原边线圈峰值电流,tsec为副边二极管的导通时间,tsw为电源开关周期,由公式可知,只需确定峰值电流以及副边线圈导通时间占空比,就能实现恒流输出;但是当反激式开关电源工作在ccm模式下,因为每个周期结束时,线圈上的电流都不为0,因此其平均电流输出公式为:其中i1为副边线圈导通时的起始电流。由于i1在不同周期的值不同,因此较难控制ccm模式下的恒流输出。



技术实现要素:

本发明的目的在于提供一种基于连续导通模式的反激式开关电源电路及控制方法,其无需规定副边线圈导通的起始电流为定值,即可使得输出电流恒定,方便快捷。

为达到上述目的,本发明提供如下技术方案:一种基于连续导通模式的反激式开关电源电路,包括恒流控制电路、采样电路及峰值电流控制电路,所述采样电路用以采样副边线圈的导通时间以得到导通时间占空比信号d_sec,并将所述导通时间占空比信号d_sec发送至所述恒流控制电路,所述恒流控制电路接收所述导通时间占空比信号d_sec,使得所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号,所述恒流控制电路将所述cac电压信号与所述峰值电流控制电路的峰值电流控制信号vcst转换成时间信号,并对所述时间信号作比对处理以输出调节信号ccout,所述调节信号ccout用以主动调节峰值电流控制信号vcst的值,以使得所述反激式开关电源电路输出恒流。

进一步地,原边线圈导通时,与所述原边线圈连接的电流检测电阻输出vcs信号,所述恒流控制电路包括:

信号生成模块,所述信号生成模块用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;

第一计时模块,当所述vcs信号与cac电压信号相等时,所述第一计时模块用以开始输出或停止输出第一时间信号t1;

第二计时模块,所述第二计时模块用以输出第二时间信号t2;

计时比较模块,所述计时比较模块用以将第一时间信号t1和第二时间信号t2作比对,并根据比对结果判断是否输出调节信号ccout以主动调节峰值电流控制信号vcst的值,以使得所述反激式开关电源电路输出恒流。

进一步地,所述恒流控制电路还包括延时模块,所述延时模块用以接收所述计时比较模块发送的调节信号ccout,判断所述调节信号ccout是否持续高电平,并根据判断结果以确定是否输出过载保护信号pro,所述过载保护信号pro用以控制所述反激式开关电源电路驱动信号关断。

本发明还提供了一种基于连续导通模式的反激式开关电源控制方法,采用如上所述的基于连续导通模式的反激式开关电源电路,所述方法包括:

采样电路用以采样副边线圈的导通时间以得到导通时间占空比信号d_sec,并将所述导通时间占空比信号d_sec发送至恒流控制电路;

所述恒流控制电路接收所述导通时间占空比信号d_sec,并使得所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;

所述恒流控制电路再将所述cac电压信号与所述峰值电流控制电路的峰值电流控制信号vcst转换成时间信号,并对所述时间信号做对比以输出调节信号ccout,所述调节信号ccout用以主动调节峰值电流控制信号vcst的值,以使得所述反激式开关电源电路输出恒流。

进一步地,原边线圈导通时,与所述原边线圈连接的电流检测电阻输出vcs信号,所述恒流控制电路包括信号生成模块、第一计时模块、第二计时模块、及计时比较模块;

所述信号生成模块用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;

原边线圈导通时,所述第一计时模块和第二计时模块同时开始计时,并输出第一计时信号t1和第二计时信号t2,所述vcs信号上升;

所述vcs信号与所述cac电压信号的电压相等时,所述第一计时模块停止计时;

原边线圈关断时,所述第二计时模块停止计时,所述计时比较模块将所述第一时间信号t1和第二时间信号t2作比对;

所述第二时间信号t2大于两倍的第一时间信号t1,所述计时比较模块输出调节信号ccout,所述调节信号ccout为高电平以控制峰值电流控制电路降低峰值电流控制信号vcst的值,继而使得所述基于连续导通模式的反激式开关电源电路输出恒定电流。

进一步地,原边线圈导通时,与所述原边线圈连接的电流检测电阻输出vcs信号,所述恒流控制电路包括信号生成模块、第一计时模块、第二计时模块、及计时比较模块;

所述信号生成模块用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;

原边线圈导通时,所述第二计时模块开始计时以输出第二计时信号t2,所述vcs信号上升;

所述vcs信号与所述cac电压信号的电压相等时,所述第一计时模块开始计时以输出第一计时信号t1;

原边线圈关断时,所述第一计时模块和第二计时模块停止计时,所述计时比较模块将所述第一时间信号t1和第二时间信号t2作比对;

所述第二时间信号t2小于两倍的第一时间信号t1,所述计时比较模块输出调节信号ccout,所述调节信号ccout为高电平以控制峰值电流控制电路降低峰值电流控制信号vcst的值,继而使得所述基于连续导通模式的反激式开关电源电路输出恒定电流。

进一步地,当所述第二时间信号t2等于两倍的第一时间信号t1时,所述基于连续导通模式的反激式开关电源电路输出的平均电流为:

其中,rcs为电流检测电阻的阻值,n为原边线圈和副边线圈的匝数比。

进一步地,所述恒流控制电路还包括延时模块,

所述延时模块接收所述计时比较模块发送的调节信号ccout,判断所述调节信号ccout是否持续高电平,并根据判断结果以确定是否输出过载保护信号pro,所述过载保护信号pro用以控制所述反激式开关电源电路驱动信号关断。

本发明的有益效果在于:通过设置有恒流控制电路,其接收采样电路对副边线圈采样而发送的导通时间占空比信号d_sec,并将导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号,以使得恒流控制电路调节vcs信号的电压值,进而使得反激式开关电源电路输出恒流,方便快捷。

上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。

附图说明

图1为本发明的基于连续导通模式的反激式开关电源电路的电路图。

图2为图1中部分模块原理图。

图3为本发明的基于连续导通模式的反激式开关电源电路的信号波形图。

图4为本发明的基于连续导通模式的反激式开关电源电路的另一信号波形图。

具体实施方式

下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。

请参见图1,本发明的一较佳实施例中的一种基于连续导通模式的反激式开关电源电路,包括电源电路(power)、与所述电源电路连接的变压器、对所述变压器的副边线圈进行采样的采样电路(samp)、与所述采样电路连接的恒流控制电路(cc)及驱动电路、及用以控制所述副边线圈导通或关断的功率管q1,其中,所述变压器还包括原边线圈和辅助线圈,所述原边线圈、辅助线圈与所述副边线圈互感,所述副边线圈接入副边二极管d2,所述辅助线圈接入控制电路,所述原边线圈接入电流检测电阻rcs及功率管q1的源极。

其中,所述驱动电路包括误差放大器(ea)、振荡模块(osc)、峰值电流控制模块(cs)、比较器(cmp)、逻辑与门模块、d触发器(drff)及驱动模块,当pwm=1,功率管q1打开,原边线圈导通,rcs电阻开始电流流过,该电流随时间增长而增大,进而使得vcs电压随时间上升;当vcs电压上升至vcst电压时,到达原边线圈的峰值电流,比较器cmp产生低电平信号到逻辑与门电路,逻辑与门电路输出低电平信号到d触发器使其复位,并输出pwm=0,功率管q1关断,副边线圈导通,所述采样电路用以采样所述副边线圈的导通时间以得到导通时间占空比信号d_sec,并将所述导通时间占空比信号d_sec发送至所述恒流控制电路,所述恒流控制电路接收所述导通时间占空比信号d_sec,使得所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号,所述恒流控制电路将所述cac电压信号与所述峰值电流控制电路的峰值电流控制信号vcst转换成时间信号,并对所述时间信号作比对处理以输出调节信号ccout,所述调节信号ccout用以主动调节峰值电流控制信号vcst的值,从而为负载提供稳定电压或电流,直到下个周期pwm=1,功率管q1再次开启。在本实施例中,vcst为原边线圈峰值电流控制电压,其中,d_sec=tsec/tsw,cac=vref/d_sec。

具体的,恒流控制电路包括信号生成模块3、第一计时模块1、第二计时模块2及计时比对模块4,所述信号生成模块3用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;所述第一计时模块1用以接收所述cac电压信号及vcs信号,当所述cac电压信号的电压值与所述vcs信号的电压值相等时,所述第一计时模块1工作以开始输出或停止输出第一时间信号t1;所述第二计时模块2用以输出第二时间信号t2,所述计时比较模块用以将第一时间信号t1和第二时间信号t2作比对,并根据比对结果判断是否输出调节信号ccout以控制峰值电流控制电路输出恒定电流。

所述恒流控制电路还包括延时模块5,所述延时模块5用以接收所述计时比较模块发送的调节信号ccout以输出过载保护信号pro,所述过载保护信号pro用以控制所述开关电源驱动信号关断。其中,所述逻辑与门模块用以接收所述pro信号并输出低电平,所述d触发器由所述逻辑与门模块的低电平触发,并向驱动所述功率管关断。

本发明还提供了一种基于连续导通模式的反激式开关电源控制方法,采用如上所述的基于连续导通模式的反激式开关电源电路,所述方法包括:

采样电路用以采样副边线圈的导通时间占空比信号d_sec,并将所述导通时间占空比信号d_sec发送至恒流控制电路;

所述恒流控制电路接收所述导通时间占空比信号d_sec,并使得所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;

所述cac电压信号控制所述恒流控制电路输出调节信号ccout,所述调节信号ccout用以主动调节峰值电流控制信号vcst的值,以使得所述反激式开关电源电路输出恒流。

具体的,请结合图2及图4,当原边线圈导通时,所述信号生成模块3用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;原边线圈导通时,所述第一计时模块1和第二计时模块2同时开始计时,并输出第一计时信号t1和第二计时信号t2,此时所述vcs信号上升;所述vcs信号与所述cac电压信号的电压相等时,所述第一计时模块1停止计时;副边线圈导通时,所述第二计时模块2停止计时,所述计时比较模块将所述第一时间信号t1和第二时间信号t2作比对;所述第二时间信号t2大于两倍的第一时间信号t1,所述计时比较模块输出调节信号ccout以控制峰值电流控制电路输出vcst降低,继而使得所述基于连续导通模式的反激式开关电源电路输出恒定电流。即t2>2×t1,则其输出调节信号ccout控制vcst信号降低;若第二时间信号t2小于两倍的第一时间信号t1,即t2<2×t1,则其输出调节信号ccout将不动作,即vcst信号不变。

请结合图2及图3,在其他实施例中,所述信号生成模块3用以将所述导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号;原边线圈导通时,所述第二计时模块2开始计时以输出第二计时信号t2,所述vcs信号上升;所述vcs信号与所述cac电压信号的电压相等时,所述第一计时模块1开始计时以输出第一计时信号t1;副边线圈导通时,所述第一计时模块1和第二计时模块2停止计时,所述计时比较模块将所述第一时间信号t1和第二时间信号t2作比对;所述第二时间信号t2小于两倍的第一时间信号t1,所述计时比较模块输出调节信号ccout以控制峰值电流控制电路输出vcst降低,继而使得所述基于连续导通模式的反激式开关电源电路输出恒定电流。即t2<2×t1,则其输出调节信号ccout控制vcst信号降低;若第二时间信号t2大于两倍的第一时间信号t1,即t2>2×t1,则其输出调节信号ccout将不动作,即vcst信号不变。

当所述第二时间信号t2等于两倍的第一时间信号t1时,所述基于连续导通模式的反激式开关电源电路输出的平均电流为:

其中,rcs为电流检测电阻的阻值,n为原边线圈和副边线圈的匝数比。

由上述公式可知,由于预设电压vref及rcs电阻均为定值,因此输出恒流。

所述恒流控制电路还包括延时模块5,所述延时模块5接收所述计时比较模块发送的调节信号ccout,判断所述调节信号ccout是否持续高电平,并根据判断结果以确定是否输出pro信号,所述pro信号用以控制所述反激式开关电源电路驱动信号关断。

具体的,如图2所示,当原边线圈导通,即sw=1时,第二计时模块2开始计时,此时vcs信号的电压值不断上升,当vcs信号的电压值上升至预设的cac电压信号的电压值后,第一计时模块1也开始计时,直到sw信号=0,第一计时模块1与第二计时模块2同时停止计时,计时比对模块4将第一时间信号t1和第二时间信号t2进行比较,若第二时间信号t2小于两倍的第一时间信号t1,即t2<2×t1时;

或者,当原边线圈导通,即sw=1时,第二计时模块2开始计时,同时第一计时模块1也开始计时,此时vcs信号的电压值不断上升,当vcs信号的电压值上升至预设的cac电压信号的电压值后,第一计时模块1停止计时。当sw=0,第二计时模块2也停止计时,计时比对模块4将第一时间信号t1和第二时间信号t2进行比较,若第二时间信号t2大于两倍的第一时间信号t1,即t2>2×t1;

在上述两种情况下,计时比对模块4输出调节信号ccout信号到延时模块5,当调节信号ccout持续多个周期输出都为高,则延时模块5输出pro信号到逻辑与门模块中。pro=0,d触发器输出pwm=0,功率管q1被关断,开关电源处于保护状态。

综上所述:通过设置有恒流控制电路,其接收采样电路对副边线圈采样而发送的导通时间占空比信号d_sec,并将导通时间占空比信号d_sec与预设参考电压信号vref生成cac电压信号,以使得恒流控制电路调节vcst信号的电压值,进而使得反激式开关电源电路在ccm模式下输出恒流,方便快捷。

以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1