集成电路的制作方法

文档序号:28820347发布日期:2022-02-09 11:11阅读:129来源:国知局
集成电路的制作方法

1.本实用新型总体上涉及麦克风组件,诸如但不限于具有微机电系统(mems)换能器及其电路的麦克风组件。


背景技术:

2.具有将声音转换成由集成电路调节或处理的电信号的换能器的麦克风通常与蜂窝电话、个人计算机和物联网(iot)设备以及其它主机设备集成。一些这种换能器需要施加直流(dc)偏置电压才能工作。需要增大的偏置电压,以使换能器技术不断发展。


技术实现要素:

3.本实用新型的一方面涉及集成电路,所述集成电路用于与电容式换能器接口连接,所述集成电路包括:dc偏置电路,所述dc偏置电路包括:电荷泵电路,所述电荷泵电路包括介于所述电荷泵电路的输入端与输出端之间的多个级联电荷泵级,各个电荷泵级包括联接至第一半导体器件的电容器,所述第一半导体器件位于第一阱区中,所述第一阱区嵌入基板中并掺杂有p型或n型材料,围绕所述第一阱区设置使所述第一阱区的至少一部分与所述基板绝缘的第一深沟槽隔离阻挡件;静电放电电路,所述静电放电电路联接至所述电荷泵电路的输出端;以及低通滤波器电路,所述低通滤波器电路联接至所述电荷泵电路的输出端。
4.所述集成电路还包括围绕所述第一深沟槽隔离阻挡件设置的外深沟槽隔离阻挡件。
5.所述dc偏置电路被配置成,当所述dc偏置电路连接至供应3伏至6伏的直流电压的电源时,输出至少60伏的直流电压。
附图说明
6.结合附图,根据以下描述和所附权利要求,本实用新型的目的、特征和优点将变得更加完全显而易见。附图仅描绘了代表性的实施方式,因此不被认为限制本实用新型的范围,本实用新型的描述包括附加的特异性和细节。
7.图1是麦克风组件的截面图。
8.图2是音频电路的示意图。
9.图3是电荷泵级的示例的示意图。
10.图4是低通滤波器电路的示例的示意图。
11.图5是静电放电电路的示例的示意图。
12.图6是包括深沟槽隔离(dti)的第一晶体管工艺的侧剖视图。
13.图7是来自图6的基板的俯视图。
14.图8是图6的包括来自图3的电荷泵级的多个晶体管的基板的俯视图。
15.图9是包括dti和埋设绝缘层的晶体管工艺的侧剖视图。
16.图10是包括dti和埋设阱的晶体管工艺的侧剖视图。
17.图11是包括共享dti的晶体管工艺的侧剖视图。
18.图12是包括共享dti的晶体管工艺的基板的俯视图。
19.图13是在dti环内包括多个阱的晶体管工艺的侧剖视图。
20.图14是在dti环内包括多个阱的晶体管工艺的基板的俯视图。
具体实施方式
21.本实用新型描述了麦克风组件和其它设备及其方法,该麦克风组件和其它设备包括dc偏置电路,所述dc偏置电路具有深沟槽隔离(dti)和输出端,该输出端连接至麦克风或其它设备的换能器的输入端。越来越需要占地面积越来越小的麦克风组件。包括具有低机械顺应性的小型微机电(mems)模块(例如,换能器)的麦克风组件可以允许mems模块表现出期望的特性(诸如力平衡和/或极其小型化)。然而,低机械顺应性可能会限制麦克风组件的灵敏度和信噪比(snr)。为了提高灵敏度和 snr,可以增大dc偏置电压,使得麦克风中的电场也增大。然而,增大dc偏置电压受到dc偏置电路内的晶体管的击穿电压和麦克风组件内的可用空间的限制。因此,本实用新型描述了一种dc偏置电路,该dc偏置电路可以输出超过50伏的电压,同时保持较小的占位面积。
22.dc偏置电路可以包括多个晶体管。晶体管中的各个晶体管在基板(例如,p型基板)内的n阱或p阱内形成、设置或产生。晶体管的击穿电压(例如,n阱和p 阱在基板之间的击穿电压)对电荷泵可以被设计成生成多高的电压施加了限制。施加该限制是因为高于击穿电压的电压将导致向基板的过多泄漏,这将降低电荷泵的输出电压和/或损坏集成电路上的电路。深沟槽隔离实现了n阱与p阱之间更好的水平和垂直绝缘,并增大了击穿电压。本文公开的设备和方法可以用于将dc偏置电路的 dc偏置电压增大到高于50伏的电压,以便提高具有机械顺应性较低的换能器的麦克风组件的灵敏度和信噪比(snr)。
23.图1是麦克风组件100的截面图,其中实现了具有dti的dc偏置电路。麦克风组件100通常包括电声换能器102,该电声换能器102联接至设置在壳体110内的电路103。换能器被配置成响应于感测到声活动而生成电信号。换能器可以是使用微机电系统(mems)制造或其它已知的或未来的技术实现的电容器件、压电器件或其它换能器件。电路可以由一个或更多个集成电路(例如,具有模拟和数字电路的专用集成电路(asic)和执行音频处理(例如,关键字/命令检测、噪声抑制、认证

)的分立离散数字信号处理器(dsp))实现。
24.壳体110包括基板116和联接至基板116的上表面120的盖118。盖118沿着盖 18的周界固定至基板116。盖118和基板116一起规定了内部部分122(例如,空腔等)。盖118可以包括大气均衡通风口126(例如,开口、洞等),该大气均衡通风口提供壳体110周围的环境与内部部分122之间的流体连通。大气均衡通风口126防止对壳体110和/或麦克风组件110的其它部件的损坏,该损坏原本可能由于麦克风组件110周围环境中的极端温度和/或压力波动而发生。
25.基板116包括声端口128,该声端口128与mems换能器100对准,以使得mems 换能器100通过声端口128暴露于压力变化。在各种例示性实施方式中,mems换能器100与声端口128之间的相对位置可以不同。例如,声端口128可以形成在盖 118中而不是基板116中,并且换能器102可以与声端口128相邻。在这些情况下,换能器102可以与图1中所示的情况相
反。
26.换能器102基于通过声端口128(例如,通过振膜108的移动或位移)传送至换能器102的压力变化来生成电信号。压力变化可以是周围大气压(例如,麦克风组件 110周围环境的压力)变化和/或由诸如声音的声刺激引起的压力变化。电路103经由引线和迹线130联接至换能器102,以在它们之间形成电连接。电路103被配置成接收和处理由换能器102产生的信号。来自换能器102的信号可以被电路103处理成表示所感测的声活动的输出信号。电路103可以包括下面介绍示例的信号调节电路、时钟电路、直流(dc)偏置电路、一个或更多个低通滤波器以及控制器。在一些实施方式中,dc偏置经由引线和迹线130从电路103施加至换能器的第一端子。在一些实施方式中,信号调节电路被配置成当电路103联接至换能器102时调节从换能器 102获得的电信号。
27.外壳110可以包括声端口128和具有与电路103联接的触点(例如,用于电源、数据、接地、控制、外部信号等)的外部设备接口113。外部设备接口113被配置用于表面或以其它方式(例如,通过回流焊接)安装至主机设备。在一些实施方式中,主机设备可以是放大设备,该放大设备被配置成使用由换能器102生成的电信号来放大音频信号以及将音频信号扩及远处。在一些实施方式中,主机设备可以包括个人计算机、蜂窝电话、移动设备、耳机、耳机设备和/或助听器设备。在一些实现方式中,电路103包括声信号和大气信号处理电路和/或软件,以解释来自mems换能器102 的电信号。
28.图2是示出了音频电路200的示意图。音频电路200通常包括dc偏置电路201、换能器102和放大电路203。在一些实施方式中,dc偏置电路201和放大电路203 集成到电路103中。在一些实施方式中,放大电路203可以是主机设备的一部分。在一些实施方式中,放大电路203可以是信号调节电路,该信号调节电路包括缓冲器、高通滤波器和/或模数转换器(例如,在数字麦克风中)。
29.dc偏置电路201被布置成向换能器102提供dc偏置信号。在一些实施方式中, dc偏置电路201包括多级电荷泵电路210和低通滤波器(lpf)电路211。在一些实施方式中,dc偏置电路201还包括静电放电(esd)电路212,该esd电路联接至 dc偏置电路201的输出端和地(例如,第二电压)并被配置成释放静电荷。
30.在一些实施方式中,除了多级电荷泵电路210之外或替代多级电荷泵电路210, dc偏置电路201可以包括其它类型的dc放大电路。多级电荷泵210被配置成将dc 电压转换成幅度更高的输出dc电压。例如,多级电荷泵电路210可以具有来自电池或其它电源的大约5伏的输入,并且多级电荷泵电路210的输出可以具有50伏或更高的输出。在一些实施方式中,从多级电荷泵电路210的输入端到输出端的dc电压的增大基于电荷泵级cp
1-n
的数量或多级电荷泵电路210内的其它dc放大电路。lpf 电路211被布置成从多级电荷泵电路210的输出端接收信号,并将dc偏置信号输出至换能器102的第一端子。在换能器102的机械顺应性较小的一些实施方式中,可以增大dc偏置电路201的输出电压,以使麦克风组件具有提高的灵敏度和snr。
31.换能器102被布置成从dc偏置电路201接收dc偏置信号,并生成指示所感测的声能的电信号。以dc偏置信号作为参考电压来生成电信号。例如,dc偏置信号可以是55伏(v),并且由换能器102生成的电信号可以是在几毫伏(mv)至几百毫伏(例如,0.001mv-100mv)的范围内的信号。然后将电信号提供给放大电路203 (或电路103)。作为一个示例,电信号可以
由放大电路203放大并被传递,由模数转换器进一步处理,诸如以创建电信号的数字表示以及电信号表示的声活动。
32.图3是电荷泵级300的一个示例的示意图。在一些实施方式中,电荷泵级300 可以被实现为可以是图2的dc偏置电路201的多个电荷泵级cp
1-n
中的一个电荷泵级。将理解,在其它实施方式中,可以实现其它类型、形式或配置的电荷泵级。例如,在一些实施方式中,电荷泵级可以利用一个或更多个电容器以及一个或更多个半导体器件来实现。在一些实施方式中,所述一个或更多个半导体器件可以包括一个或更多个二极管和/或一个或更多个晶体管。
33.电荷泵级300包括输入端v
in
、多个晶体管m
1-6
、第一电容器c1、第二电容器c2和输出端v
out
。电荷泵级300被配置成经由第一端子和第二端子连接至时钟电路。时钟电路用于驱动电荷泵级300。在一些实施方式中,时钟电路生成两相不重叠的信号,其中一个相被配置成供应至第一端子并且第二相被配置成供应至第二端子在其它实施方式中,可以实现超过两个的相。电荷泵级300在输入端v
in
处接收输入dc电压,并且在输出端v
out
处输出幅度大于输入dc电压的dc电压。在一些实现方式中,电荷泵级300的输出端v
out
可以连接至第二电荷泵级300的输入端,使得电荷泵级被级联并且多个电荷泵级的输出dc电压可以达到更高的电压。
34.图4是lpf电路400的一个示例的示意图。在一些实施方式中,lpf电路400 可以被实现为图2的lpf电路211。将理解,在其它实施方式中,除了lpf电路400 之外或替代lpf电路400,可以实现其它类型或形式的低通滤波器或其子电路。
35.lpf电路400包括被配置成联接至多级电荷泵电路的输出端的输入端401以及被配置成联接至换能器102的第一端子的输出端402。lpf电路400被配置成向换能器102提供dc偏置电压v
bias
。lpf电路400可以具有第一lpf级410和第二lpf级 411。在一些实施方式中,lpf电路400可以仅具有一个lpf级。在一些实施方式中, lpf电路400可以具有超过两个的lpf级。lpf电路400包括联接在输入端401与地(例如,第二电压)之间的第一电容器c1、联接在第一lpf级410和第二lpf级 411的连接与地(例如,第二电压)之间的第二电容器c2以及联接在输出端402与地(例如,第二电压)之间的第三电容器。在一些实施方式中,可以基于lpf电路 400的期望的、预定的截止频率来选择电容器c
1-3
的值。
36.第一lpf级410包括与一对反极性连接的二极管481并联连接的晶体管480。反极性连接的二极管481包括第一二极管,该第一二极管的阳极端子连接至第二二极管的阴极端子,并且该第一二极管的阴极端子连接至第二二极管的阳极端子。晶体管 480具有连接至第一lpf级410的第二端子和晶体管480的第一端子的控制端子(例如,栅极端子)。第二lpf级411包括与一对反极性连接的二极管491并联连接的晶体管490。反极性连接的二极管491包括第一二极管,该第一二极管的阳极端子连接至第二二极管的阴极端子,并且第一二极管的阴极端子连接至第二二极管的阳极端子。晶体管490具有连接至lpf电路400的输出端402和晶体管490的第一端子的控制端子(例如,栅极端子)。
37.图5是静电放电(esd)电路500的一个示例的示意图。在一些实施方式中,esd 电路500可以被实现为图2的esd电路212。将理解,在其它实施方式中,除了esd 电路500之外或替代esd电路500,可以实现其它类型或形式的esd电路或其子电路。
38.esd电路500包括被配置成连接至多级电荷泵电路的输出端的第一端子501以及被
配置成连接至地(例如,第二电压)的第二端子。esd电路500可以包括堆叠在第一端子与地之间的多个晶体管510a-510d。可以通过在第一端子501与第二端子之间串联连接多个晶体管510a-510d中的各个晶体管来堆叠多个晶体管510a-510d。在一些实施方式中,多个晶体管中的各个晶体管具有连接至相应的第一端子的控制端子(例如,栅极端子)。在一些实施方式中,多个晶体管510a-510d中的各个晶体管是pmos晶体管。在一些实施方式中,多个晶体管510a-510d中的各个晶体管在相应的控制端子上包括信号反相(例如,非门)。以这种方式,当第一端子上的电压下降了预定电压或低于预定电压时,esd电路500的多个晶体管510a-510d中的各个晶体管开始导通,从而使第一端子501放电。在一些实施方式中,多个晶体管510a-510d 中的各个晶体管是nmos晶体管。所使用的或堆叠在一起的多个晶体管510a-510d 的数量将取决于dc偏置电路的特定实现方式和设计。如本文所述,多个晶体管 510a-510d中的各个晶体管可以制造在各种p阱或n阱中。在一些实施方式中,多个晶体管510a-510d被制造成在各个晶体管周围(例如,或者在各个n阱或p阱周围) 具有dti,使得晶体管具有足以确保在麦克风组件工作时esd电路500不会击穿或者不会产生漏电流的击穿电压。
39.现在总体上参考图6至图14,描绘了多个晶体管工艺的多个不同视图。图6、图 9、图11和图13描绘了相应晶体管工艺的侧剖视图。图7至图8、图10、图12和图 14描绘了相应晶体管工艺的俯视图。参考图3讨论的电荷泵级300的示例与图6至图14的描述一起被引用,并且在图6、图9和图11中被复制以供参考。在一些实施方式中,p阱区可以指嵌入在基板内的掺杂有p型材料的区域,而n阱区可以指嵌入在基板内的掺杂有n型材料的区域。
40.现在参考图6,描绘了具有深沟槽隔离(dti)的晶体管工艺600。具有dti的晶体管工艺600包括具有p阱602和n阱603的p型基板601。在p阱602中形成具有第一n+焊盘620和第二n+焊盘621的第一晶体管m1,该第一n+焊盘620和第二n+焊盘621相距一定距离设置在p阱602内并通过多晶硅(poly)基板622连接。在n阱603中形成具有第一p+焊盘630和第二p+焊盘631的第二晶体管m3,该第一p+焊盘630和第二p+焊盘631相距一定距离设置在n阱603内并通过多晶硅基板 633连接。另选地或另外地,第一晶体管m1和第二晶体管m3可以被配置成使得第二晶体管m3形成在p阱602内,并且第一晶体管m1形成在n阱内。另外,在一些实施方式中,p型基板601可以实现为n型基板。即,对图6的各种部件的解释意在是例示性的,并且在另选实施方式中,其它掺杂配置以及各种部件的附加或更少配置是可能的。p+焊盘和n+焊盘可以指分别位于掺杂在p型材料或n型材料内的相应n 阱区和p阱区内的范围或区域。
41.在图6中,具有深沟槽隔离(dti)的晶体管工艺600还包括第一深n阱640、第二深n阱641、第一dti 643和第二dti 644。第一深n阱640与p阱602相邻、位于p阱602的一侧与p型基板601之间。第一dti 643设置在p阱602的周界周围、位于p阱602与p型基板601之间。在一些实施方式中,第一dti 643也设置在第一深n阱640的周界周围,使得第一深n阱640的周界通过第一dti 643与p型基板 601分离。第二深n阱641与n阱603相邻、位于n阱603的一侧与p型基板601 之间。第二dti 644设置在n阱603的周界周围、位于n阱603与p型基板601之间。在一些实施方式中,第二dti 644也设置在第二深n阱641的周界周围,使得第一深n阱640的周界通过第二dti 644与p型基板601分离。
42.换句话说,第一dti 643设置在第一晶体管m1周围或附近,并且第二dti 644 设置在第二晶体管m2周围或附近。第一dti 643防止第一晶体管m1上的电压(例如,第一焊盘620
或第二焊盘621上的电压)击穿到p型基板601。第二dti 644防止第二晶体管m2上的电压(例如,第一焊盘630或第二焊盘631上的电压)击穿到p型基板601。换句话说,第一dti 643和第二dti 644增加了相应晶体管周围的电绝缘,这增大了相应晶体管的击穿电压(例如,p阱602和n阱603的击穿电压)的阈值。 p阱602和n阱603的击穿电压对电荷泵可以被设计成生成多高的电压施加了限制。因此,设置在相应晶体管m1和m2周围或附近的dti允许产生更高的dc电压(例如,50伏-200伏),这可以用于提高麦克风组件的灵敏度和snr。
43.类似于电荷泵级300中描绘的晶体管,第一晶体管m1的第一端子(例如,第一焊盘620)可以通过连接691电联接至电荷泵级300的输入端v
in
。另外,第一晶体管 m1的第二端子(例如,第二焊盘621)可以通过连接692电联接至第二晶体管m3的第一端子(例如,第一焊盘630)和第一电容器c1的第一端子。第二晶体管m3的第二端子(例如,第二焊盘631)可以通过连接693电联接至电荷泵级300的输出端v
out
。在一些实施方式中,类似于第一晶体管m1形成第三晶体管m2,并且类似于第二晶体管形成第四晶体管m4、第五晶体管m5和第六晶体管m6。
44.第一电容器c1可以使用任何已知工艺来形成或制造,或形成或制造为任何类型种类的电容器。在一些实施方式中,第一电容器c1包括被配置成连接至时钟的一个相的第一端子681。第一电容器c1还包括电联接至第一端子681的第一金属板682 和第二金属板683。第一金属板682设置在第三金属板684与第四金属板685之间,第三金属板684与第四金属板685之间具有电介质。第二金属板683设置在外边缘与第四金属板685之间,第四金属板685与第二金属板683之间具有电介质。第三金属板684和第四金属板685电联接至第一电容器c1的第二端子688。在一些实施方式中,可以类似于第一电容器c1形成或制造电荷泵级300的第二电容器c2。
45.现在参考图7,示出了类似于参考图6描绘的工艺的晶体管工艺700的俯视图。例如,具有dti的晶体管工艺700的俯视图包括具有p阱602和n阱603的p型基板601。第一晶体管m1设置或形成在p阱602内,并且第二晶体管m3设置或形成在 n阱603内。第一dti 643设置在第一晶体管m1(例如,以及p阱602)周围或附近,以使p阱602与p型基板电绝缘。第二dti 644设置在第二晶体管m3周围或附近,以使n阱603与p型基板电绝缘。
46.图8描绘了类似于参考图6描绘的工艺的晶体管工艺800的俯视图,并且包括来自电荷泵级300的多个晶体管。晶体管工艺800包括p型基板601、p阱602以及n 阱603。晶体管m1和m2设置或形成在p阱602区域内,并且晶体管m3、m4、m5和m6设置或形成在n阱603内。第一dti 643设置在整个n阱(例如,晶体管m1和m2二者)周围。第二dti 644设置在整个p阱周围(例如,在所有晶体管m3、 m4、m5和m6周围)。另选地或另外地,在一些实施方式中,各个晶体管m
1-6
可以具有分别绕各个晶体管或在各个晶体管附近设置的相应dti。
47.现在参考图9,描绘了具有深沟槽隔离(dti)的第二晶体管工艺900。第二晶体管工艺900类似于参考图6描述的晶体管工艺600。然而,第二晶体管工艺900在 p型基板601内包括埋设绝缘层901。埋设绝缘层901可以设置在p型基板601内,并作为一种连续材料在第一晶体管m1和第二晶体管m3下方水平地延伸。在一些实施方式中,埋设绝缘层901可以包括多个不同部分,各个部分被布置成使相应p阱或 n阱绝缘。埋设绝缘层901可以包括埋设氧化物层、氧化硅或其它电绝缘材料。埋设绝缘层901被定位成与第一深n阱640相邻,并且被布置成当第一dti绕p阱602 延伸时与第一dti 643接触,以使p阱602与p型基板电绝缘。此外,埋设绝缘层 901被定位成与第二深n阱641相邻,并且被布置成当第二dti绕n阱603延伸时
与第二dti 644接触,以使n阱603与p型基板电绝缘。换句话说,埋设绝缘层901 被配置成增大晶体管的击穿电压。
48.现在参考图10,描绘了具有深沟槽隔离(dti)的第三晶体管工艺1000。第三晶体管工艺1000类似于参考图6描述的晶体管工艺600。第三晶体管工艺1000包括埋设阱,以增加p阱602与基板之间的以及n阱603与基板之间的电绝缘。埋设阱包括设置或形成在第一深n阱640的与第一深n阱640的抵接p阱602的一侧相反的一侧上的埋设p阱1001。埋设阱还包括设置或形成在埋设p阱1001的与埋设p阱1001的抵接深n阱640的一侧相反的一侧上的埋设n阱1002。第一dti 643被配置成延伸足够深进入p型基板601,使得当第一dti 643绕p阱602(例如,以及第一晶体管m1)延伸时,埋设p阱1001和埋设n阱1002与第一dti 643接触。
49.埋设阱还包括设置或形成在第二深n阱641的与第二深n阱641的抵接n阱603 的一侧相反的一侧上的埋设p阱1011。埋设阱还包括设置或形成在埋设p阱1011的与埋设p阱1011的抵接第二深n阱641的一侧相反的一侧上的埋设n阱1012。第二dti 644被配置成延伸足够深进入p型基板601,使得随着第二dti 644绕n阱603 (例如,以及第二晶体管m3)延伸,埋设p阱1011和埋设n阱1012与第二dti 643 接触。
50.现在参考图11,描绘了具有深沟槽隔离(dti)的第四晶体管工艺1100。第四晶体管工艺1100类似于参考图6描述的晶体管工艺600。第四晶体管工艺1100包括共享dti 1101的一部分的p阱602和n阱603。dti 1101的被共享的所述部分可以包括p阱602和n阱603的彼此相邻的部分。在一些实施方式中,dti 1101的共享部分的厚度与dti 643和dti 644的未共享部分的厚度相同。在一些实施方式中,dti 1101的被共享的部分的厚度大于dti 643和dti 644的未被共享的部分的厚度。
51.图12描绘了相似的第四晶体管工艺1100的俯视图,并且包括来自电荷泵级300 的多个晶体管。第四晶体管工艺1100的俯视图描绘了具有n阱602和p阱603的p 型基板601。p阱602被第一dti 643和dti 1101的被共享的部分的组合包围。n阱 603被第二dti和dti 1101的被共享的部分的组合包围。即,在p阱602和n阱603 的相邻的一侧(例如,部分)上,p阱602和n阱603共享dti 1101。在一些实施方式中,可以围绕第一dti环643和第二dti环644二者的外部设置或形成第三dti 1201。第三dti 1201也可以用于增大晶体管的击穿电压。
52.现在参考图13,示出了在dti环内包括多个阱的第五晶体管工艺1300的侧剖视图。第五晶体管工艺1300类似于参考图6描述的晶体管工艺600。第五晶体管工艺 1300包括p阱602和n阱603,其中dti环1301设置在p阱602和n阱603周围 (例如,设置在包括一个或更多个p阱区和/或n阱区的第一阱区周围)。即,在一些实施方式中,dti 1301可以设置在包括一个或更多个p阱602和一个或更多个n阱 603的环中(例如,第一阱区周围)。在一些实施方式中,一个或更多个p阱602以及一个或更多个n阱603可以具有设置在相应n阱603与p阱602之间的浅沟槽隔离(sti)阻挡件(barrier)。在一些实施方式中,一个或更多个p阱602以及一个或更多个n阱603在相邻的n阱603和/或p阱602之间不具有sti或dti阻挡件。在一些实施方式中,位于dti环1301内的一个或更多个p阱602以及一个或更多个n 阱603中的每一个的尺寸、位置和定位的配置可以根据特定应用或在麦克风组件内实现的电路的配置或类型而变化。
53.第五晶体管工艺1300还包括深n阱区1340,该深n阱区1340沿着n阱区603 和p阱区602的第一侧延伸。深n阱区1340设置在基板601与n阱区602和p阱区 603之间。在一些实施
方式中,还可以使用或堆叠附加的深阱区或氧化物层,以便减小漏电流和/或增大相应晶体管的击穿电压(例如,通过使晶体管和相应阱与基板601 电绝缘)。
54.现在参考图14,示出了在dti环内包括多个阱的晶体管工艺1400的基板的俯视图。在dti环内包括多个阱的晶体管工艺1400的俯视图描绘了具有彼此相邻定位的 p阱区602和n阱区603的p型基板601。p型基板还包括设置在p阱区602和n阱区603周围或附近的dti阻挡件1301。即,dti阻挡件1301绕p阱区602的周界的一部分以及n阱区603的周界的一部分延伸。dti阻挡件1301被配置成(例如,与诸如深n阱层1340的埋设层组合地)使p阱区602和n阱区603与p型基板601 电绝缘。n阱区603可以具有位于n阱区603内的一个或更多个晶体管1401(例如,或者二极管),并且p阱区604可以具有位于p阱区602内的一个或更多个晶体管 1402。dti阻挡件1301增大了晶体管1401和1402的击穿电压,并允许在晶体管上有效地达到或使用更高的电压(例如,高于55伏)。
55.在一些实施方式中,dti阻挡件1301可以在包括多个分立的p阱区602和/或多个分立的n阱区603的区域周围或附近延伸。多个p阱区602和多个n阱区603可以以任何特定的几何形状定位、设置或布置。在一些实施方式中,多个p阱区602 和多个n阱区603中的每一个可以具有位于相应区域中的一个或更多个晶体管(例如,或者二极管)。在一些实施方式中,多个p阱区602和多个n阱区603中的一个或更多个还可以具有设置在相应区域周围的另一或相应的dti阻挡件或dti环。在一些实施方式中,p阱区602和n阱区603可以在它们之间不具有阻挡件或浅沟槽隔离阻挡件。
56.在本文描述的主题有时例示了包含在不同的其它部件内或与其相连接的不同部件。将理解,这样描绘的架构仅仅是示例性的,而事实上,可以实现获得相同功能的许多其它架构。在概念意义上,用于实现相同功能的部件的任何布置都有效地“关联”,以使实现期望功能。因而,在本文为获得特定功能而组合的任何两个部件都可以被视作彼此“相关联”,以使实现期望功能,而与架构或中间部件无关。同样地,这样关联的任何两个部件还可以被视作彼此“在工作上连接”,或“在工作上联接”,以实现期望功能,并且能够这样关联的任何两个部件也可以被视作能够彼此“在工作上联接”,以实现期望功能。在工作上联接的具体示例包括但不限于,物理上可配合和/ 或物理上相互作用的部件和/或可无线地交互和/或无线地交互的部件和/或逻辑上交互和/或逻辑上可交互的部件。
57.关于本文中复数和/或单数术语的使用,本领域技术人员可以根据上下文和/或申请在适当时候从复数翻译成单数和/或从单数翻译成复数。为清楚起见,可以在本文中明确地阐述各种单数/复数置换。
58.本领域技术人员将理解,通常,本文尤其是所附权利要求(例如,所附权利要求的主体)使用的术语通常旨在作为“开放”术语(例如,用语“包括”应被解释为“包括但不限于”,用语“具有”应被解释为“至少具有”,用语“包括”应解释为“包括但不限于”等)。
59.尽管附图和描述可以例示方法步骤的特定顺序,但是除非上文另外指定,否则这些步骤的顺序可以与所描绘和所描述的步骤不同。另外,除非上文另外指定,否则可以同时或部分同时执行两个或更多个步骤。这种变型可以例如取决于所选择的软件和硬件系统以及设计者的选择。所有这些变型都在本实用新型的范围内。同样,可以利用具有基于规则的逻辑和其它逻辑的标准编程技术来完成所描述的方法的软件实现,以完成各种连接步骤、处理步骤、比较步骤和决策步骤。
60.本领域技术人员将进一步理解,如果意图陈述特定数量的引用的权利要求,则将在权利要求中明确地陈述这样的意图,并且在没有这样的陈述的情况下,不存在这样的意图。例如,为了帮助理解,以下所附权利要求可以包含介绍性短语“至少一个”和“一个或更多个”的使用以引入权利要求陈述。然而,这些短语的使用不应被解释为暗示由不定冠词“一”或“一个”引述权利要求的引用将包含这种引用的权利要求陈述的任何特定权利要求限制于仅包含一个这样的陈述的实用新型,即使相同的权利要求包括介绍性短语“一个或更多个”或“至少一个”,并且诸如“一”或“一个”的不定冠词(例如,“一”和/或“一个”通常应被解释为意指“至少一个”或“一个或更多个”);对于使用用于引用权利要求陈述的定冠词也是如此。另外,即使明确地陈述了特定数量的引用的权利要求陈述,本领域技术人员也将认识到,这种陈述通常应该被解释为至少意指所陈述的数目(例如,没有其它修饰语的“两个陈述”的详细陈述通常意指至少两个陈述,或两个或更多个陈述)。
61.此外,在使用类似于“a、b和c等中的至少一个”的惯例的那些情况下,一般而言,这样的构造意图在本领域技术人员将理解该惯例的意义上(例如,“具有a、 b和c中的至少一个的系统”将包括但不限于以下系统:单独具有a,单独具有b,单独具有c,一起具有a和b,一起具有a和c,一起具有b和c,和/或一起具有 a、b和c等)。在使用类似于“a、b或c等中的至少一个”的惯例的那些情况下,一般而言,这样的构造意图在本领域技术人员将理解该惯例的意义上(例如,“具有 a、b或c中的至少一个的系统”将包括但不限于以下系统:单独具有a,单独具有 b,单独具有c,一起具有a和b,一起具有a和c,一起具有b和c,和/或一起具有a、b和c等)。本领域技术人员将进一步理解,实际上呈现两个或更多个另选术语的任何析取词和/或短语,无论是在说明书、权利要求书还是在附图中,都应该被理解为考虑包括这些术语中的一者、术语中的任一者或两个术语的可能性。例如,短语“a或b”将被理解为包括“a”或“b”或“a和b”的可能性。
62.此外,除非另有说明,否则使用词语“大约”、“约”、“近似”、“大致”等意指加或减百分之十。
63.已经出于例示和描述的目的呈现了例示性实施方式的前述描述。并非旨在穷举或限制于所公开的精确形式,并且根据上述教导可以进行修改和变型,或者可以从所公开实施方式的实践中获得修改和变型。本实用新型的范围旨在由所附权利要求及其等同物限定。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1