用于电压暂降试验的交流电压发生装置的制造方法
【技术领域】
[0001]本实用新型涉及电力系统领域,尤其涉及一种用于电压暂降试验的交流电压发生
目.0
【背景技术】
[0002]目前,人们对电能质量的要求越来越高,但电力系统中非线性、冲击负荷的大量投运,导致电能质量问题日渐严重。在诸多电能质量问题中,尤以电压暂降问题最为突出,已成为当前供电部门和电力用户最为关注的电能质量问题。电压暂降对以计算机、可编程控制器、嵌入式处理器等为核心的各种精密用电设备的正常运行带来严重影响,给半导体制造、信息、计算机或电子通信等行业带来巨大的经济损失。
[0003]早在2007年,欧洲“莱昂纳多电能质量工作组(LPQI) ”发布的报告显示,接受调查的工业部门因电能质量造成的年损失高达1500亿欧元,其中电压暂降(包括短时电压中断)造成的损失占总损失的60%。
[0004]针对电压暂降问题对敏感设备的影响日益突出,近年来,国际电气与电子工程师协会(IEEE)、国际电工委员会(IEC)等权威机构,相继制定了相关电压暂降试验标准。IEEE所制定的IEEE 1668-2014标准首次给出了 1000V以下的电气设备电压暂降与短时中断性能与兼容性试验标准。IEC制定了 IEC61000-4-11:2004标准,规定了电气和电子设备的电压暂降、短时中断以及电压变化抗扰度等级抗扰度试验和测量方法。我国现行标准GB-17626.11-2008 等同采用了 IEC61000-4-11:2004。
[0005]IEEE和IEC所制定电压暂降试验标准为用户设备电压暂降敏感度的试验研究提供了重要的参考依据,因此国内外大量专家学者对交流接触器、可调速驱动装置、照明灯具以及低压脱扣器等敏感设备开展了电压暂降试验研究。
[0006]但是,目前能够模拟产生各种电压暂降信号的发生装置还不完善,如果需要同时满足运算、输出控制、人机交互等功能要求,必然导致控制周期延长和控制精度降低,因而现有的电压暂降信号发生器设备大多存在结构笨重,输出功率小,精度差,成本高等缺陷,所以如何提供一种简单可靠的交流电压发生装置,以提供暂降电压是目前面临的一个问题。
【实用新型内容】
[0007]基于此,有必要针对如何提供一种简单可靠的交流电压发生装置的问题,提供一种用于电压暂降试验的交流电压发生装置,包括电压输入电路、参数输入装置、控制器、第一电压采样电路、第一电流采样电路、模数转换电路、驱动电路和逆变器;
[0008]电压输入电路,与逆变器连接,为逆变器提供直流电压;
[0009]参数输入装置,与控制器连接,能够输入待输出交流电压的参数;
[0010]控制器,包括个数字信号处理器DSP和个现场可编程逻辑器件FPGA,数字信号处理器DSP与参数输入装置和现场可编程逻辑器件FPGA连接,将待输出交流电压的参数输入至现场可编程逻辑器件FPGA ;
[0011]第一电压米样电路与逆变器输出端连接,实时米样逆变器输出端的第一电压;
[0012]第一电流采样电路与逆变器输出端连接,实时采样逆变器输出端的第一电流;
[0013]模数转换电路与第一电压采样电路连接,能够接收第一电压。模数转换电路与第一电流采样电路连接,能够接收第一电流。模数转换电路还与现场可编程逻辑器件FPGA连接,将第一电压、第一电流转换后,将转换结果传输至现场可编程逻辑器件FPGA ;
[0014]现场可编程逻辑器件FPGA还与模数转换电路和驱动电路连接,根据转换结果和待输出交流电压的参数输出控制信号,并传输至驱动电路;
[0015]驱动电路与逆变器连接,根据控制信号驱动逆变器产生待输出交流电压。
[0016]上述提出的用于电压暂降试验的交流电压发生装置,一方面,通过参数输入装置输入待输出交流电压参数,传输至数字信号处理器。另一方面,电压输入电路为逆变器提供直流电压,使其产生交流电压,经采样和模数转换后,经现场可编程逻辑器件,传送给数字信号处理器。数字信号处理器,根据待输出交流电压参数和模数转换结果,执行电压控制算法,输出三相电压调制信号,控制现场可编程逻辑器件产生SPffM信号传送至驱动电路,使驱动电路控制逆变器中功率器件的导通与关断,输出期望输出的交流电压。该交流电压可为正常交流电压、暂降交流电压或暂升交流电压。
【附图说明】
[0017]图1为本实用新型中用于电压暂降试验的交流电压发生装置的第一实施例的结构图;
[0018]图2为本实用新型中用于电压暂降试验的交流电压发生装置的第一实施例的电压输入电路的结构图;
[0019]图3为本实用新型中用于电压暂降试验的交流电压发生装置的第一实施例的整流电路的结构图;
[0020]图4为本实用新型中用于电压暂降试验的交流电压发生装置的第一实施例的逆变器的结构图;
[0021]图5为本实用新型中用于电压暂降试验的交流电压发生装置的第二实施例的结构图;
[0022]图6为本实用新型中用于电压暂降试验的交流电压发生装置的第三实施例的结构图;
[0023]图7为本实用新型中用于电压暂降试验的交流电压发生装置的第四实施例的结构图;
[0024]图8为本实用新型中用于电压暂降试验的交流电压发生装置的第五实施例的结构图;
[0025]图9为本实用新型中用于电压暂降试验的交流电压发生装置的第六实施例的结构图;
[0026]图10为本实用新型中用于电压暂降试验的交流电压发生装置的第七实施例的结构图。
【具体实施方式】
[0027]如图1所示,显示了本实用新型的第一实施例,一种用于电压暂降试验的交流电压发生装置10,包括电压输入电路100、参数输入装置200、控制器300、第一电压采样电路400、第一电流采样电路500、模数转换电路600、驱动电路700和逆变器800。
[0028]电压输入电路100,与逆变器800连接,为逆变器800提供直流电压。
[0029]参数输入装置200,与控制器300连接,能够输入待输出交流电压的参数。
[0030]控制器300,包括I个数字信号处理器DSP和I个现场可编程逻辑器件FPGA,数字信号处理器DSP与参数输入装置200和现场可编程逻辑器件FPGA连接,将待输出交流电压的参数输入至现场可编程逻辑器件FPGA。
[0031]第一电压采样电路400与逆变器800输出端连接,实时采样逆变器800输出端的第一电压。
[0032]第一电流采样电路500与逆变器800输出端连接,实时采样逆变器800输出端的第一电流。
[0033]模数转换电路600与第一电压采样电路400连接,能够接收第一电压。模数转换电路600与第一电流采样电路500连接,能够接收第一电流。模数转换电路600还与现场可编程逻辑器件FPGA连接,将第一电压、第一电流转换后,将转换结果传输至现场可编程逻辑器件FPGA。
[0034]现场可编程逻辑器件FPGA还与模数转换电路600和驱动电路700连接,根据转换结果和待输出交流电压的参数输出控制信号,并传输至驱动电路700。
[0035]驱动电路700与逆变器800连接,根据控制信号驱动逆变器800产生待输出交流电压。
[0036]具体的,当电力试验或工程应用中,需要使用特定参数的交流电压时,即可使用该用于电压暂降试验的交流电压发生装置。一方面,电力工作人员通过参数输入装置200直接输入期望输出的交流电压的各项参数,并传输至控制器300的数字信号处理器DSP ?’另一方面,电压输入电路100连接于电网,在其直流侧产生一个稳定的直流电压,为逆变器800提供稳定的直流侧电压,逆变器800在该直流侧电压的作用下,产生交流电压,第一电压采样电路400和第一电流采样电路500采样该交流电压的参数,经模数转换电路600进行数模转换后,输入至控制器300的现场可编程逻辑器件FPGA,该现场可编程逻辑器件FPGA将该模数转换结果传送给数字信号处理器DSP。数字信号处理器DSP,在接收到电力工作人员输入的期望输出的交流电压的各项参数和现场可编程逻辑器件FPGA传送的模数转换结果,这两方面的信息后,根据二者执行电压控制算法,输出三相电压调制信号至现场可编程逻辑器件FPGA,该现场可编程逻辑器件FPGA将该三相电压调制信号与自身产生的12.SkHz的三角载波信号进行比较,产生SPffM信号传送至驱动电路700,驱动电路700根据该SPffM信号控制逆变器800中功率器件的导通与关断,使逆变器800输出电力工作人员期望输出的交流电压。优选的,交流电压可为正常交流电压、暂降交流电压或暂升交流电压。交流电压还可为三相交流电压或单相交流电压。
[0037]优选的,如图2所示,电压输入电路100包括依次连接的开关器件110、整流电路120和直流侧电容130,直流侧电容130与逆变器800连接。优选的,整流电路120与逆变器800采用背靠背方式连接。其中,本申请中的背靠背连接是指整流电路与三电平逆变器背靠背的与直流侧电容直接连接。具体的,如图3所示,整流电路120为三相不控整流桥式电路。
[0038]优选的,参数输入装置200,可选但不仅限于为键盘、触摸屏等人机交互界面。电力工作人员通过该参数输入装置200,可输入所需的交流电压的各项特征量。以暂降交流电压为例,待输出交流电压的参数可为电压暂降幅值、持续时间、起始点相位的一种或多种。
[0039]优选的,数字信号处理器DSP,可选但不仅限于TI公司的TMS320F28335型号芯片。
[0040]优选的,现场可编程逻辑器件FPGA,可选但不仅限于Xilinx公司的XC2S300E-6PQG208C 型号芯片。
[0041 ] 优选的,第一电压采样电路400,可选用但不仅限于包括电压互感器。
[0042]优选的,第一电流采样电路500,可选用但不仅限于包括电流互感器。
[0043]优选的,模数转换电路600,可选但不仅限于Maxim公司的Maxl320ECM型号芯片。现场可编程逻辑器件FPGA以25.6kHz的频率触发模数转换芯片,进行定时采样和模数转换,转换结束后,现场可编程逻辑器件从模数转换芯片读取转换结果,写到指定地址。
[0044]优选的,可编程逻辑器件通过时钟芯片发出时钟信号控制模数转换电路600的有序协同工作。更为优选的,时钟芯片可选但不仅限于美国DALLAS公司的DS13