技术总结
本实用新型公开了一种减小DSP灌电流的电路,包括2个电源、3个电阻、1个电容和2个钳位二极管,其中5V电源与电阻R1的一端相连接,电阻R1的另一端同时连接电阻R2的一端和接入输入信号,电阻R2的另一端同时连接电容C1的一端和电阻R3的一端,电容C1的另一端连接钳位二极管D2的正极,钳位二极管D2与钳位二极管D1串联,电阻R3的另一端连接在钳位二极管D1的正极和钳位二极管D2的负极之间,并作为输出信号与DSP的I/O口连接,钳位二极管D1的负极连接3.3V电源的正极,电容C1的另一端与钳位二极管D2的正极还均接GND。本实用新型提供的电路能有效减小DSP灌电流、增强DSP的I/O口抗干扰能力。
技术研发人员:廖湘衡;朱文杰
受保护的技术使用者:长沙市日业电气有限公司
文档号码:201621312788
技术研发日:2016.12.02
技术公布日:2017.09.26