紧凑的占空比校正装置及通信系统的制作方法

文档序号:14863650发布日期:2018-07-04 09:28阅读:318来源:国知局
紧凑的占空比校正装置及通信系统的制作方法

本发明涉及数据通信。



背景技术:

在过去的几十年,通信网络的使用迅猛发展。因为对数据和数据传输的高要求,需要改善现有的数据通信系统来解决这些需求。对于高数据通信应用,经常需要占空比校正。



技术实现要素:

本发明涉及数据通信。更具体地,本发明的实施方式提供了用于时钟信号的占空比校正的技术。输入时钟信号通过一对输出晶体管,这对输出晶体管基于输入时钟信号提供输出时钟信号。占空比传感器基于输出时钟信号生成第一校正信号。第一校正信号至少部分地与输出时钟信号相反。占空比校正器基于第一校正信号生成第二校正信号。占空比校正器包括用于生成第二校正信号的两个或更多个晶体管。第二校正信号施加到输出时钟信号。也存在其他实施方式。

根据一个实施方式,本发明提供了占空比校正装置。该装置包括用于接收输入时钟信号的输入端子,该输入时钟信号由第一占空比和信号频率表征。该装置还包括第一晶体管,该第一晶体管包括第一栅极端子和第一漏极端子。第一栅极端子耦接至输入端子。该装置还包括第二晶体管,该第二晶体管包括第二栅极端子和第二漏极端子。第二栅极端子耦接至输入端子。该装置还包括用于输出校正过的时钟信号的输出端子。输出端子耦接至第一漏极端子和第二漏极端子。校正过的时钟信号由第二占空比表征,该第二占空比比第一占空比更接近50%。该装置还包括耦接至输出端子并且被配置为生成第一校正信号的占空比传感器。第一校正信号相对于时钟信号基本上是反相的。该装置还包括被配置为基于数字控制信号生成控制电压的dac。该装置包括占空比校正器,该占空比校正器被配置为至少使用控制电压和第一校正信号生成第二校正信号。第二校正信号耦接至输出端子。

根据另一实施方式,本发明提供了一种通信系统。该系统包括用于接收数据信号的通信信道。该系统还包括被配置为均衡数据信号的信号处理模块。该系统还包括被配置为基于处理过的数据信号生成第一时钟信号的时钟数据恢复(cdr)装置。该系统进一步包括被配置为基于第一时钟信号生成校正过的时钟信号的占空比校正(dcc)装置。dcc装置包括用于接收第一时钟信号的输入端子。dcc装置还包括被配置为经由输入端子接收第一时钟信号并且输出第二时钟信号的第一对晶体管。dcc装置进一步包括耦接至第二时钟信号的输出节点。dcc装置还包括被配置为基于第二时钟信号生成第一校正信号的占空比传感器。dcc装置进一步包括被配置为基于第一校正信号生成第二校正信号的占空比校正器。占空比校正器包括第二对晶体管。第二校正信号耦接至输出节点。

应理解的是,本发明的实施方式提供了超过常规技术的许多优势。其中,通过省略vco(如现有dcc实现中使用的),根据本发明的实施方式的占空比校正装置的输入电容被减小并最小化。应理解的是,与常规装置相比,根据本发明的dcc装置更节能并且对时钟路径带宽影响小。

附图说明

图1是示出了根据本发明的实施方式的通信系统的简图。

图2是示出了常规dcc实现的简图。

图3是示出了具有电流不补偿反相器的常规dcc缓冲器的简图。

图4是示出了具有自偏压反相器的常规dcc缓冲器的简图。

图5是示出了根据本发明的实施方式的占空比校正装置500的简图。

图6是示出了根据本发明的实施方式的占空比校正装置的操作的简化时序图。

图7是示出了根据本发明的实施方式的dac校正信号的简图。

图8是示出了根据本发明的实施方式的占空比校正装置500的操作的曲线图。

图9是示出了根据本发明的实施方式的用于占空比校正装置的输出占空比与输入占空比之间的关系的曲线图。

具体实施方式

本发明涉及数据通信。更具体地,本发明的实施方式提供用于时钟信号的占空比校正的技术。输入时钟信号通过一对输出晶体管,这对输出晶体管基于输入时钟信号提供输出时钟信号。占空比传感器基于输出时钟信号生成第一校正信号。第一校正信号至少部分地与输出时钟信号相反。占空比校正器基于第一校正信号生成第二校正信号。占空比校正器包括用于生成第二校正信号的两个或更多个晶体管。第二校正信号施加到输出时钟信号。也存在其他实施方式。

时钟信号在数据通信和各种其他应用中至关重要。时钟信号和时钟系统的主要特征是占空比。通常,50%的占空比是重要且优选的。例如,半速率发送器需要50%的占空比时钟,并且偏离它可能导致占空比失真,占空比失真导致在输出端的横向眼张开(horizontaleyeopening)。至于四分之一速率发送器和接收器,需要正交时钟并且通常通过使用将时钟信号除以2的分频器电路、随后的以双频率运行的压控振荡器(vco)来实现。如果输入至分频器的时钟不是以50%的占空比,则四分之一速率发送器由于正交误差则不能运行很好,其反过来导致劣化的链路时序裕度(linktimingmargin)。

对于满足各种性能要求的占空比校正器,存在各种理想的特性。在输入级,期望的是具有低输入电容和较小的功率消耗,这一般可以通过除去(eliminating)压控振荡器和/或vco时钟缓冲器来实现。同时,应该保持占空比校正器的性能和时钟路径带宽。

图1是示出了根据本发明的实施方式的通信系统的简图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。如图1所示,发送器110经由一对通信信道耦接至接收器120。例如,通信信道可以是串行通信链路、光通信信道和/或其他。在各种实施方式中,发送器110执行信号调制以生成用于在高速通信网络(例如,所示的通信信道)上发送的模拟信号。例如,从发送器110发送至接收器120的通信信号被成对发送(即,正信号和负信号作为差分对)。一旦接收到输入信号,接收器120相应地处理所接收的信号。在某些实施方式中,接收器120包括一对输入感应器。为了处理输入信号,使用如功能块121所示的连续时间线性均衡器(ctle)和可变增益放大器(vga)部件。取决于应用,ctle、vga和/或其他部件可以用于调整进一步处理的所接收的模拟信号。时钟和数据恢复(cdr)模块122被配置为基于由ctle/vga模块121处理的信号来生成时钟信号。例如,cdr模块122基于所接收的信号生成时钟信号。

在各种实施方式中,为发送器和接收器提供占空比校正器。在发送器发送侧占空比校正器(dcc)111耦接至发送器110。此外,dcc111耦接至锁相环(pll)130。pll130包括分频器131和vco。例如,dcc111被实现为提供所示的用于数据采样的时钟信号“clk”。取决于实现方式,例如全速率体系结构,发送器110可能不需要dcc111。

接收器120的dcc124耦接至cdr122。例如,恢复的时钟信号(以不同相)耦接至分频器123,然后被dcc124处理。来自cdr122的时钟信号处于四相(0、90、180和270)中,并且也可以使用不同类型的时钟信号。如图1所示,dcc124耦接至压控振荡器,但是应理解的是,其他配置也是可能的。

如上所述,常规的占空比校正器实现方式已经不太适合。图2是示出了常规的dcc实现方式的简图。在dcc缓冲器的输入端,vco通过vco缓冲器耦接至dcc。如上所述,使用vco在输入级会引入电容,这对功耗和电位信号劣化(potentialsignaldegradation)是不被期望的。dcc缓冲器的输出端经由电阻器和电容器耦接至运算放大器。值得注意的是,在诸如图2中示出的常规实现方式中,电阻器和电容器的尺寸和数值都是大的。作为dcc实现方式的一部分,电阻器和电容器有效提供了rc滤波器。当工作时,50%占空比以外的时钟信号部分被馈入dcc缓冲器,该dcc缓冲器从运算放大器接收校正信号。运算放大器本身也是比较大的模块。

图3是示出了具有电流不补偿反相器(currentstarvinginverter)的常规dcc缓冲器的简图。在节点c处施加如由pmos晶体管和nmos晶体管提供的占空比校正(即,校正电压)。例如,节点c处的高电压导致长占空比;节点c处的低电压导致短占空比。由于pmos晶体管和nmos晶体管都是电流不补偿的(currentstarving),因此它们的操作降低了反相器的速度。

图4是示出了具有自偏压反相器的常规dcc缓冲器的简图。输入信号通过电容器cf接收,该电容器cf在输入端子处添加了一个底板电容(bottomplatecapacitance)。对于输入,vco或缓冲器驱动自偏压反相器需要驱动cf引起的高电容。此外,反相器耦接至电阻器rf和rc。通过在节点c处施加校正电压来校正占空比。为了减少占空比的持续时间,增加施加到节点c的电压;为了增加占空比的持续时间,减少施加到节点c的电压。

图5是示出了根据本发明实施方式的占空比校正装置500的简图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。如图5所示,在端子501处接收输入时钟信号。应当理解,在端子501处接收到的输入时钟信号不处于期望的50%占空比,并且因此需要占空比,并且被dcc装置500执行。如所示,输入信号由占空比传感器505处理,并且校正信号通过占空比校正器生成并施加到输出节点x504。当输入时钟信号在端子501处被接收到然后通过晶体管502和503时,由包括一个或多个反相器的占空比传感器505检测占空比误差(即,与期望的50%占空比的偏差)。占空比校正信号由晶体管509和晶体管520注入。相对于晶体管502和503,晶体管509和520更小(并且“更弱”),并且由晶体管509和520提供与占空比误差相反的校正信号。

由图5可见,在输入处配置有额外的负载(例如,耦接至晶体管502和503),dcc装置500没有在驱动占空比校正缓冲器的电路(图5中未示出)上施加额外的负载。此外,dcc装置500不包括滤波器(例如,rc元件)或运算放大器,并且因此,dcc装置500可以制造得非常紧凑。

在各种实施方式中,与晶体管502和503相比,晶体管509和520被配置得更小。例如,晶体管509和520可以比晶体管502和503小一个数量级。应理解的是,晶体管509和520的相对小的晶体管尺寸(即,尺寸和电特性较小)减小并最小化了晶体管对信号的锁存效应(latchingeffect)。

当在输入端子501处接收到输入时钟信号时,输入时钟信号被处理耦接至晶体管502和503的栅极端子。更具体地,晶体管502的源极端子耦接至电源电压,同时漏极端子耦接至输出节点x504。晶体管502使用pmos晶体管实现。晶体管503使用nmos晶体管实现。晶体管503的源极端子接地,并且晶体管503的漏极端子耦接至输出节点x504。

输出节点x504耦接至占空比传感器505,该占空比传感器将节点x504处的输出时钟信号用作输入信号。如所示,传感器505包括反相器506和507。例如,根据需要,“反相的”时钟信号提供可用于校正输出时钟信号的反相波形。取决于实施方式,也可以以其他方式实现占空比传感器505。

由占空比校正器511生成用于输出时钟信号的校正信号。占空比传感器505的输出端耦接至节点y510。节点y510耦接至晶体管509和520的栅极。在各种实现方式中,晶体管509包括pmos晶体管,并且晶体管520包括nmos晶体管。如上所述,与晶体管502和503相比,晶体管509和520在尺寸上更小。因为至栅极的输入信号包括反相的输出时钟信号,晶体管509和520的各自漏极端子处的输出相对于节点x504处的输出时钟信号是“相反的”,从而将校正应用于输出时钟信号。此外,晶体管509和520的源极端子分别耦接至晶体管508和530。晶体管508和530提供从dac540接收的控制信号。如所示,晶体管508和530的漏极端子输出端分别耦接至晶体管509和520的源极端子。利用pmos晶体管实现的晶体管508的源极端子耦接至电源电压(例如,vdd)。利用nmos晶体管实现的晶体管530的源极端子耦接至地。

dac540接收数字格式的占空比控制信号(即,“duty_cycle”)并且生成施加到晶体管508和530的栅极端子的占空比控制电压。在各种实现方式中,可以从为反馈控制回路的一部分的外部控制模块(未示出)接收占空比控制信号。例如,占空比控制信号的大的数值通过dac540转换为高占空比控制电压。晶体管508的栅极端子处的高电压增加了上升时间。此外,晶体管530的栅极端子处的高电压减少了下降时间。通过增加上升时间并减少下降时间,高占空比控制电压因此增加占空比。反之亦然。取决于实现方式,可以使用反馈机制确定“duty_cycle”信号。更具体地,基于输出时钟信号的占空比,控制模块(未示出)生成用于dac540的“duty_cycle”信号,其反过来生成占空比控制电压。

图6是示出了根据本发明实施方式的占空比校正装置的操作的简化时序图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。例如,波形601和602示出了图5中示出的占空比校正器500的操作。更具体地,波形601对应于输入端子501处的输入时钟信号电压,该输入端子501耦接至晶体管502和503的栅极端子。输入时钟信号自期望的50%占空比关闭(off)。波形501的“高”状态比它的“低”状态长。例如,601a处的“高”状态比601b处的“低”状态长。为了校正波形601,需要在相应时间处的“相反”的电压。波形602对应于图5中的节点y510处的信号。如上所述,节点y510处的电压基于占空比传感器505的输出。波形602被用作用于晶体管509和520的输入电压(在栅极端子处施加的),晶体管509和520将校正信号提供至节点x504处的输出时钟信号。相对于输入时钟信号是“相反的”,波形602提供用于校正基于输入时钟信号(波形601)的输出时钟信号的控制电压(至晶体管509和520)。例如,波形601的601a处的“高”状态可以通过波形602的602a处的“低”状态进行校正。类似地,波形601的601b处的“低”状态可以通过波形602的602b处的“高”状态进行校正。在各种实施方式中,可以通过使用一个或多个反相器生成“相反的”波形602,但是应当理解,也可以具有其他实现方式。

图7是示出了根据本发明实施方式的dac校正信号的简图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。例如,波形701和702示出了图5中示出的占空比校正器500的操作。更具体地,波形701对应于晶体管509和520的输出。如上所述,晶体管508的栅极端子处的高电压增加了用于晶体管509的输出端的上升时间tr。此外,晶体管530的栅极端子处的高电压减少了晶体管520的输出端的下降时间tf。更具体地,dac540输出端中的增加导致晶体管508的电阻的增加。另外,dac540输出端中的增加导致晶体管530的电阻减少。通过比较波形701和702,时钟占空比的变化明显。波形702示出了施加到晶体管508和530的栅极端子的输入信号(来自占空比传感器505)。通过增加上升时间tr,波形701在时间710处到达“高”状态,时间710比波形702达到它对应的“高”阶段的时间晚。通过减少下降时间tf,波形701在时间720处开始从它的“高”状态下降,时间720比波形702从它对应的“高”状态开始下降的时间早。应理解的是,晶体管509和520比晶体管502和503更小,并且相对小的尺寸保证了时钟路径上的带宽减小被最小化。

图8是示出了根据本发明实施方式的占空比校正装置500的操作的曲线图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。为了说明的目的,具有40%的占空比的输入时钟信号被提供至占空比校正装置500的输入端子501。晶体管509和520将校正电压提供至节点x504处的输出时钟信号,并且输出波形如曲线图801所示。曲线图802上示出了节点y510的电压波形(如由占空比传感器505提供的)。例如,节点y510处的电压波形是占空比传感器505的输出,并且被施加到晶体管509和520的栅极端子。曲线图803示出了输出时钟信号的占空比(即,对应于输出时钟信号电压的波形801)。曲线图803上的输出电压通过晶体管509和520的输出进行校正。从40%占空比开始,输出时钟信号在约1ns(约10个时钟周期后)处约为43%占空比。到4ns时,用于输出时钟信号的占空比已经49%,并且在约7ns标记处,占空比约为49.7%,非常接近期望的50%占空比。

图9是示出了根据本发明实施方式的用于占空比校正装置的输出占空比与输入占空比之间的关系的曲线图。这个示图仅是一个实例,该实例不应过度限制权利要求的范围。本领域中的普通技术人员会认识到很多变形、替换以及修改。如图9所示,占空比校正装置能够校正错得厉害的时钟信号。例如,对于具有占空比为15%的输入时钟,dcc装置可以使输出时钟占空比超过47.5%。对于占空比为85%的输入时钟,dcc装置可以使输出时钟占空比超过47%。对于20%与70%之间的输入时钟占空比,dcc装置能够使输出时钟占空比超过49%。根据系统配置,可以实现高水平占空比精度。

应理解的是,可以多种方式实现根据本发明的实施方式的dcc技术。例如,可以结合晶体管使用一个或多个反相器生成根据需要的校正信号以调节输出时钟信号。根据应用,可以具体实现占空比波形和调节速度。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1