1.一种驱动电路,包括:
输出级,
第一电压源,以及
输出阻抗调整电路,
所述输出级包括:
第一臂,以及
第二臂,
所述第一臂包括:
晶体管,以及
电阻器,
所述晶体管具有连接到所述第一电压源的源极及连接到所述电阻器的第一端子的漏极,
所述电阻器的第二端子连接到所述驱动电路的输出,
所述驱动电路被配置成以至少以下状态中的一种状态操作:
第一状态,以及
第二状态,
所述输出阻抗调整电路被配置成减小所述驱动电路在以下状态中的输出阻抗之间的差异:
所述第一状态,在所述第一状态中,所述晶体管接通且所述第一电压源处于第一供电电压,以及
所述第二状态,在所述第二状态中,所述晶体管接通且所述第一电压源处于与所述第一供电电压不同的第二供电电压。
2.根据权利要求1所述的驱动电路,其中:
所述晶体管具有体端子,且
所述输出阻抗调整电路被配置成:
当所述第一电压源处于所述第一供电电压时,对所述体端子施加第一体电压,以及
当所述第一电压源处于所述第二供电电压时,对所述体端子施加与所述第一体电压不同的第二体电压。
3.根据权利要求2所述的驱动电路,其中所述第二臂连接在第二电压源与所述驱动电路的输出之间,所述第二电压源具有比所述第二供电电压低的第三供电电压,且所述第二供电电压低于所述第一供电电压。
4.根据权利要求3所述的驱动电路,其中所述第二体电压比所述第二供电电压低所述晶体管的一倍阈值电压。
5.根据权利要求4所述的驱动电路,还包括控制输入,所述控制输入用于接收指示所述第一电压源是否处于比第一限值大的电压的控制信号。
6.根据权利要求5所述的驱动电路,其中所述输出阻抗调整电路包括:
二极管接法的晶体管,
旁路晶体管,
电阻器,以及
下拉晶体管,
所述二极管接法的晶体管连接在所述第一电压源与所述体端子之间,
所述旁路晶体管与所述二极管接法的晶体管并联连接,
所述输出阻抗调整电路的所述电阻器连接在所述下拉晶体管的漏极与所述体端子之间,且
所述下拉晶体管的源极连接到所述第二电压源。
7.根据权利要求2所述的驱动电路,其中:
所述驱动电路的所述输出在所述第一状态中具有大于10分贝的回波损耗,且
所述驱动电路的所述输出在所述第二状态中具有大于10分贝的回波损耗。
8.根据权利要求7所述的驱动电路,其中所述第二臂连接在第二电压源与所述驱动电路的输出之间,所述第二电压源具有比所述第二供电电压低的第三供电电压,且所述第二供电电压低于所述第一供电电压的0.8倍。
9.根据权利要求1所述的驱动电路,其中所述驱动电路被配置成在任何时刻以至少以下状态中的一种状态操作:
所述第一状态,
所述第二状态,以及
第三状态,
所述输出阻抗调整电路被配置成减小所述驱动电路在以下状态中的输出阻抗之间的最大差异:
所述第一状态,
所述第二状态,以及
所述第三状态,在所述第三状态中,所述晶体管接通且所述第一电压源处于与所述第一供电电压及所述第二供电电压中的每一者不同的第三供电电压。
10.根据权利要求1所述的驱动电路,其中所述输出阻抗调整电路包括与所述第一臂的所述电阻器并联的可变电阻器。
11.一种驱动电路,其中包括:
输出级,
第一电压源,以及
输出阻抗调整电路,
所述输出级包括第一晶体管,所述第一晶体管连接到所述第一电压源并连接到所述驱动电路的输出,
所述驱动电路被配置成以至少以下状态中的一种状态操作:
第一状态,以及
第二状态,
所述输出阻抗调整电路被配置成减小所述驱动电路在以下状态中的输出阻抗之间的差异:
所述第一状态,在所述第一状态中,所述第一晶体管接通且所述第一电压源处于第一供电电压,以及
所述第二状态,在所述第二状态中,所述第一晶体管接通且所述第一电压源处于与所述第一供电电压不同的第二供电电压。
12.根据权利要求11所述的驱动电路,其中所述输出阻抗调整电路包括连接到所述第一晶体管的可变电阻器。
13.根据权利要求11所述的驱动电路,其中包括反相器,所述反相器具有:
第一臂,包括串联连接的所述第一晶体管与第一电阻器;以及
第二臂,包括串联连接的第二晶体管与第二电阻器。
14.根据权利要求13所述的驱动电路,其中:
所述第一晶体管具有体端子,且
所述输出阻抗调整电路被配置成:
当所述第一电压源处于所述第一供电电压时,对所述体端子施加第一体电压,以及
当所述第一电压源处于所述第二供电电压时,对所述体端子施加与所述第一体电压不同的第二体电压。
15.根据权利要求14所述的驱动电路,其中:
所述第二臂连接在第二电压源与所述驱动电路的输出之间,
所述第二电压源具有比所述第二供电电压低的第三供电电压,
所述第二供电电压比所述第一供电电压低,且
所述第二体电压比所述第二供电电压低所述第一晶体管的一倍阈值电压。
16.根据权利要求15所述的驱动电路,其中还包括控制输入,所述控制输入用于接收指示所述第一电压源是否处于比第一限值大的电压的控制信号。
17.根据权利要求16所述的驱动电路,其中所述输出阻抗调整电路包括:
二极管接法的晶体管,
旁路晶体管,
电阻器,以及
下拉晶体管,
所述二极管接法的晶体管连接在所述第一电压源与所述体端子之间,
所述旁路晶体管与所述二极管接法的晶体管并联连接,
所述电阻器连接在所述下拉晶体管的漏极与所述体端子之间,且
所述下拉晶体管的源极连接到所述第二电压源。
18.根据权利要求13所述的驱动电路,其中:
所述驱动电路的所述输出在所述第一状态中具有大于10分贝的回波损耗,且
所述驱动电路的所述输出在所述第二状态中具有大于10分贝的回波损耗。
19.根据权利要求18所述的驱动电路,其中所述第二臂连接在第二电压源与所述驱动电路的输出之间,所述第二电压源具有比所述第二供电电压低的第三供电电压,且所述第二供电电压低于所述第一供电电压的0.8倍。
20.一种操作驱动电路的方法,其中:
所述驱动电路包括连接到第一电压源的晶体管,其中所述方法包括:
将所述第一电压源设定为第一供电电压,并向所述晶体管的体端子供应与所述第一供电电压相等的电压;
将所述第一电压源设定为比所述第一供电电压低的第二供电电压;以及
向所述晶体管的所述体端子供应比所述第二供电电压低一倍阈值电压的电压。