本发明系有关于驱动器,尤指一种发光二极管驱动器。
背景技术:
发光二极管(light-emittingdiode,led)灯泡已广泛用于各种电子产品,其具有许多显著的优点,例如寿命长、体积小以及高效率。一般而言,发光二极管系统通常包含有多个发光二极管,且该些发光二极管相互串联而为一发光二极管串行,发光二极管串行受整流的交流电压驱动,其中,交流电压的准位随时间改变,因此,整流交流电压的准位不会常态性高于所有发光二极管的顺向电压的总和。因此,该些发光二极管中的某些发光二极管有时是不会照明环境,因此,该些发光二极管的使用率偏低。
再者,大部分发光二极管系统包含一调光器,例如:三端双向交流开关(triac)调光器,其用于调整发光二极管灯泡的亮度,且交流周期的每一半周皆会触发triac调光器。当triac调光器被触发时,流过triac调光器的电流应该要保持高于一门坎电流,以为了于此半周的剩余时间仍可让triac调光器保持导通,此门坎电流称为保持电流。
鉴于上述,本发明提供一发光二极管驱动器,其在输入电压较低时可增加发光二极管串行内多个发光二极管的使用率,且为了保持流经调光器的电流高于保持电流,更会汲取泄放电流。
技术实现要素:
本发明的一目的,在于提供一种发光二极管驱动器,当输入电压为低时,其划分发光二极管串行为多个发光二极管区段,并让该些发光二极管区段相并联,以增加发光二极管串行的该些发光二极管的使用率。
本发明的一目的,在于提供一种发光二极管驱动器,其依据相关于一发光二极管总电流的一电流感测讯号汲取一泄放电流,以让流过调光器的电流保持高于保持电流。
本发明提供一种发光二极管驱动器,其包含多个驱动单元与一折迭电路,该些驱动单元耦接包含多个发光二极管的一发光二极管串行,以驱动该些发光二极管。折迭电路耦接发光二极管串行,当一输入电压低于一门坎电压时,折迭电路划分发光二极管串行为多个发光二极管区段,该些发光二极管区段相互并联,且输入电压供应至该些发光二极管区段。
附图说明
图1a:其为本发明的发光二极管驱动器运用于发光二极管系统的第一实施例的电路图。
图1b:其为本发明的发光二极管驱动器运用于发光二极管系统的第一实施例的波形图。
图2a~2d:其为本发明的发光二极管系统的第一实施例的操作模式示意图。
图3a:其为本发明的发光二极管驱动器运用于发光二极管系统的第二实施例的电路图。
图3b:其为本发明的发光二极管驱动器运用于发光二极管系统的第二实施例的波形图。
图4a~4e:其为本发明的发光二极管系统的第二实施例的操作模式示意图。
图5:其为本发明的发光二极管驱动器运用于发光二极管系统的第三实施例的电路图。
图6a:其为本发明的发光二极管驱动器运用于发光二极管系统的第四实施例的电路图。
图6b:其为本发明的发光二极管驱动器运用于发光二极管系统的第四实施例的波形图。
图7a:其为本发明的发光二极管驱动器运用于发光二极管系统的第五实施例的电路图。
图7b:其为本发明的发光二极管驱动器运用于发光二极管系统的第五实施例的波形图。
图8:其为本发明的发光二极管驱动器运用于发光二极管系统的第六实施例的电路图。
图9:其为本发明的发光二极管驱动器运用于发光二极管系统的第七实施例的电路图。
图10:其为本发明的发光二极管驱动器运用于发光二极管系统的第八实施例的电路图。
【图号对照说明】
10交流电源
20桥式整流器
30发光二极管串行
31第一发光二极管区段
32发光二极管
34发光二极管
35第二发光二极管区段
36发光二极管
38发光二极管
39发光二极管
42第一晶体管
43第一运算放大器
45第二晶体管
46第二运算放大器
50第三晶体管
51第三运算放大器
52开关
53第四晶体管
54第四运算放大器
55开关
61晶体管
62电阻器
63开关
64二极管
65二极管
80调光器
90控制电路
91电流汲取电路
911运算放大器
912晶体管
913电阻器
914电阻器
915电阻器
93运算放大器
94晶体管
96缓冲器
991电阻器
992电阻器
993运算放大器
994电阻器
995电阻器
996运算放大器
997晶体管
rs1第一电流感测元件
rs2第二电流感测元件
rs_bld电阻器
具体实施方式
为了使本发明的结构特征及所达成的功效有更进一步的了解与认识,特用较佳的实施例及配合详细的说明,说明如下:
请参阅图1a,其为本发明发光二极管系统的发光二极管驱动器的第一实施例的一电路图。如图1a所示,发光二极管系统包含一交流电源(acpower)10、一桥式整流器20、一发光二极管串行30、多个驱动单元及一折迭电路,其中,发光二极管串行30包含相互串联耦接的多个发光二极管32、34、36及38。折迭电路包含一控制晶体管61、一电阻器62、一开关63及一二极管65。每一驱动单元包含一晶体管及一运算放大器,且多个驱动单元于运作中可以作为多个电流调整器。按照图1a的实施例,发光二极管驱动器包含四个驱动单元,其分别用于(对应)四个发光二极管32、34、36及38。
第一驱动单元包含一第一晶体管42及一第一运算放大器43,第二驱动单元包含一第二晶体管45及一第二运算放大器46,第三驱动单元包含一第三晶体管50、一第三运算放大器51及一开关52,第四驱动单元包含一第四晶体管53、一第四运算放大器54及一开关55;其中,多个晶体管42、45、50及53的第一端(汲极端)分别耦接多个晶体管32、34、36及38的阴极,多个晶体管42及45的第二端(源极端)耦接一第二电流感测元件rs2的一第一端,第二电流感测元件rs2的一第二端耦接一第一电流感测元件rs1的第一端,第一电流感测元件rs1的一第二端耦接一接地端;因此,多个晶体管42及45经由多个电流感测元件rs1及rs2耦接于接地端,所以多个晶体管42及45分别耦接于多个发光二极管32、34及接地端之间。第一电流感测元件rs1感测一发光二极管总电流iled以产生一第一电流感测讯号vcs1,第二电流感测元件rs2感测一第一发光二极管电流id1与一第二发光二极管电流id2以产生一第二电流感测讯号vcs2。
运算放大器43及46的负输入端耦接第二电流感测元件rs2的第一端而接收第二电流感测讯号vcs2,一第一参考讯号v1供应至第一运算放大器43的一正输入端,第一运算放大器43的一输出端耦接地一晶体管42的一闸极端,如此第一运算放大器43依据第二电流感测讯号vcs2及第一参考讯号v1控制第一晶体管42,而调整第一发光二极管电流id1以驱动第一发光二极管32。第二参考讯号v2供应至第二运算放大器46的正输入端,第二运算放大器46的输出端耦接第二晶体管45的闸极端,如此第二运算放大器46依据第二电流感测讯号vcs2及第二参考讯号v2控制第二晶体管45,而调整第二发光二极管电流id2以驱动多个发光二极管32及34。
多个运算放大器51及54的负输入端耦接第二电流感测元件rs2的第二端及第一电流感测元件rs1的第一端而接收第一电流感测讯号vcs1。开关52的第一端耦接第三运算放大器43的正输入端,一参考讯号v3a供应至开关52的第二端,一参考讯号v3b供应至开关52的第三端,参考讯号v3a或参考讯号v3b经由开关52供应至第三运算放大器51的正输入端而作为第三参考讯号。开关52受控于一折迭讯号fold,第三运算放大器51的输出端耦接第三晶体管50的闸极端,第三运算放大器51依据第一电流感测讯号vcs1及参考讯号(v3a或v3b)控制第三晶体管50,而调整第三电流id3以驱动第三晶体管36。
开关55的第一端耦接第四运算放大器54的正输入端,一参考讯号v4a供应至开关55的第二端,及一参考讯号v4b供应至开关55的第三端,参考讯号v4a或参考讯号v4b经由开关55供应至第四运算放大器54的正输入端而作为第四参考讯号。开关55受控于折迭讯号fold,第四运算放大器54的输出端耦接第四晶体管53的闸极端,如此第四运算放大器54依据第一电流感测讯号vcs1及参考讯号(v4a或v4b)控制第四晶体管53,而调整第四发光二极管电流id4以驱动第四发光二极管38。
交流电源10供应一交流电vac至桥式整流器20,桥式整流器20整流交流电vac以提供一输入电源至发光二极管串行30,输入电源供应一输入电压vin及一输入电流iin,交流电压(如图1b所示)整流后为输入电压vin,输入电流iin作为发光二极管总电流iled以驱动多个发光二极管32、34、36及38。按照本发明的实施例,发光二极管串行30由整流交流电压(输入电压vin)直接驱动。
折迭电路耦接发光二极管串行30且包含控制晶体管61、电阻器62、开关63及二极管65,而于输入电压vin低于一门坎电压vth时划分发光二极管串行30为多个发光二极管区段31及35。多个发光二极管区段31及35相互并联耦接,输入电压vin供应至多个发光二极管区段31及35,以于输入电压vin低于门坎电压vth时驱动多个发光二极管32、34、36及38。
按照本发明的一实施例,开关63可以为一晶体管,一二极管64与开关63并联耦接,开关63的第一端(源极端)耦接桥式整流器20而接受输入电源。开关63的第二端(汲极端)耦接于发光二极管串行30的划分点,按照本发明的实施例,发光二极管串行30的划分点可以为发光二极管串行30的中间。控制晶体管61耦接于开关63的控制端(闸极端)与接地端之间,控制晶体管61受控于折迭讯号fold,折迭讯号fold产生(致能)于输入电压vin低于门坎电压vth的时,因此,控制晶体管61在输入电压vin低于门坎电压vth时,而导通开关63以划分发光二极管串行30为多个发光二极管区段31及35。换言的,控制晶体管61于此实施例可以作为一控制电路以控制开关63。再者,电阻器63耦接于控制晶体管61的第一端(汲极端)及接地端之间,二极管65设置于发光二极管串行30的划分点且耦接于多个发光二极管34及36之间。
一侦测电路包含一比较器70以侦测输入电压vin,侦测电路在输入电压vin低于门坎电压vth时产生折迭讯号fold。按照本发明的一实施例,比较器70耦接于发光二极管串行30的中间以侦测输入电压vin,且因电压vd2关联于输入电压vin,所以比较器70的负输入端耦接发光二极管34的阴极,而于发光二极管34的阴极侦测电压vd2以侦测输入电压vin。门坎电压vth供应至比较器70的正输入端。
请参阅图1b,其为本发明发光二极管系统的第一实施例的波形图,参阅图2a~2d,其为本发明发光二极管系统的第一实施例的操作模式。如图1b所示,输入电压vin分别关于多个发光二极管32、34、36及38的顺向电压vf1、vf2、vf3及vf4,顺向电压vf1等于顺向电压vf3,顺向电压vf2等于顺向电压vf4,如图1b与图2a所示,折迭讯号fold因输入电压vin高于顺向电压vf1而致能,但是输入电压vin仍低于多个顺向电压vf1及vf2的总和(vf1<vin<vf1+vf2),如此,电压vd2(输入电压vin)仍低于门坎电压vth。于此实施例,门坎电压vth高于或等于多个发光二极管32、34、36及38的顺向电压vf1、vf2及vf3的总和。
当折迭讯号fold致能,控制晶体管61为导通状态而降低晶体管(开关)63的闸极电压以导通晶体管63,因此,发光二极管串行30划分为第一发光二极管区段31位于发光二极管串行30的划分点的上游,及第二发光二极管区段35位于划分点的下游,再者,第二发光二极管区段35的一端(即划分点与第三发光二极管36的阳极)耦接输入电压vin。换言的,多个发光二极管区段31及35相互并联耦接而像似被折迭。多个开关52及55的切换分别用于供应参考讯号v3b及v4b至多个运算放大器51及54。
参考讯号v4b高于参考讯号v3b,参考讯号v2高于参考讯号v1,且参考讯号v1高于参考讯号v3b,参考讯号v2高于参考讯号v4b,如此,每一发光二极管区段的任一驱动单元的参考讯号高于或等于同一发光二极管区段的前一驱动单元的参考讯号。第n驱动单元(第一驱动单元或第二驱动单元)的参考讯号对应第二发光二极管区段35的第n个发光二极管(第一发光二极管36或第二发光二极管38),或第n驱动单元(第一驱动单元或第二驱动单元)的参考讯号对应第一发光二极管区段31的第n个发光二极管(第一发光二极管32或第二发光二极管34),其中,对应第二发光二极管区段35的第n驱动单元的参考讯号低于对应第一发光二极管区段31的第n驱动单元的参考讯号。
如此,多个发光二极管32及36因输入电压vin分别高于多个顺向电压vf1及vf3而受驱动于输入电压vin。多个发光二极管电流id1及id3分别流经多个发光二极管32及36,第二电流感测元件rs2感测流经第一发光二极管区段31的发光二极管电流id1(第一发光二极管区段电流)以产生第二电流感测讯号vcs2,第一电流感测元件rs1感测流经第二发光二极管区段35的发光二极管电流id1(第一发光二极管区段电流)及发光二极管电流id3(第二发光二极管区段电流)的总电流iled,以产生第一电流感测讯号vcs1。发光二极管电流id1、id3及输入电流iin可以表示为:
复参阅图1b及图2b,折迭讯号fold也因输入电压vin高于顺向电压vf1及vf2的总和而致能,但是输入电压vin仍低于多个顺向电压vf1、vf2及vf3(vf1+vf2<vin<vf1+vf2+vf3)的总和,换言的,输入电压vin低于门坎电压vth。因此,发光二极管串行30的多个发光二极管区段31及35持续的被划分而相互并联耦接。多个发光二极管32、34、36及38因输入电压vin高于顺向电压vf1及vf2的总和及高于顺向电压vf3及vf4的总和,而受驱动于输入电压vin。发光二极管电流id2流经多个发光二极管32及34,发光二极管电流id4流经多个发光二极管36及38,第二电流感测元件rs2感测流经第一发光二极管区段31的发光二极管电流id2(第一发光二极管区段电流)以产生第二电流感测讯号vcs2,第一电流感测元件rs1感测流经第二发光二极管区段35的发光二极管电流id2(第一发光二极管区段电流)及发光二极管电流id4(第二发光二极管区段电流)的总和,以产生第一电流感测讯号vcs1。发光二极管电流id2、id4及输入电流iin可以表示为:
第二参考讯号v2高于第一参考讯号v1及第四参考讯号v4b,第四参考讯号v4b高于第三参考讯号v3b,因此第一电流调整器及第三电流调整器(上游电流调整器)被禁能于第二电流调整器和第四电流调整器(下游电流调整器)分别调整发光二极管电流id2及id4的时。所以,按照本发明的实施例,发光二极管驱动器无须具有一控制电路而主动致能或禁能电流调整器。
复参阅图1b及图2c,折迭讯号fold因输入电压vin高于顺向电压vf1、vf2及vf3的总和而致能,但是输入电压vin仍低于多个顺向电压vf1、vf2、vf3及vf4(vf1+vf2+vf3<vin<vf1+vf2+vf3+vf4)的总和,换言的,输入电压vin高于门坎电压vth。因此,发光二极管串行30未被划分为多个发光二极管区段31及35,而多个开关52及55的切换分别用于供应参考电压v3a或v4a至多个运算放大器51及54。多个发光二极管32、34及36受驱动于输入电压vin。第三发光二极管电流id3流经多个发光二极管32、34及36,第一电流感测元件rs1感测发光二极管总电流iled(发光二极管电流id3)以产生第一电流感测讯号vcs1,第三发光二极管电流id3及输入电流iin可以表示为:
第三参考讯号v3a高于第二参考讯号v2,第二参考讯号v2高于第一参考讯号v1,因此第一及第二电流调整器(多个上游电流调整器)在第三电流调整器(下游电流调整器)调整发光二极管电流id3时会被禁能。
复参阅图1b及图2d,折迭讯号fold也因输入电压vin高于顺向电压vf1、vf2、vf3及vf4的总和而禁能,即输入电压vin高于门坎电压vth,因此,发光二极管串行30未被划分为多个发光二极管区段31及35。多个发光二极管32、34、36及38受驱动于输入电压vin。第四发光二极管电流id4流经多个发光二极管32、34、36及38,第一电流感测元件rs1感测发光二极管总电流iled(发光二极管电流id4)以产生第一电流感测讯号vcs1,第四发光二极管电流id4及输入电流iin可以表示为:
第四参考讯号v4a高于第三参考讯号v3a,因此第一、第二及第三电流调整器(多个上游电流调整器)在第四电流调整器(下游电流调整器)调整发光二极管电流id4时会被禁能。如此,任一电流调整器(驱动单元)的参考讯号高于或等于前一电流调整器(驱动单元)的参考讯号。
请参阅图3a,其为本发明发光二极管系统的发光二极管驱动器的一第二实施例的电路图。如图所示,发光二极管串行30包含5个发光二极管32、34、36、38与39,所以发光二极管驱动器包含5个驱动单元,其中,第三驱动单元包含第三晶体管50、第三运算放大器51与供应至运算放大器51的正输入端的一参考讯号v3。第五驱动单元包含一第五晶体管56、一第五运算放大器57与一开关58,第五晶体管56的第一端(汲极端)耦接发光二极管39的阴极,第五晶体管56的第二端耦接第一电流感测元件rs1的第一端,第五运算放大器57的负输入端耦接至第二电流感测元件rs2的第二端与第一电流感测元件rs1的第一端,以接收第一电流感测讯号vcs1。开关58的第一端耦接至第五运算放大器57的正输入端。
一参考讯号v5a供应至开关58的第二端,且一参考讯号v5b供应至开关58的第三端,参考讯号v5a或v5b经由开关58供应至第五运算放大器57的正输入端而做为第五参考讯号,开关58系受控制于折迭讯号fold,第五运算放大器57的输出端耦接至第五晶体管56的闸极端,第五运算放大器57依据第一电流感测讯号vcs1及参考讯号(v5a或v5b)控制第五晶体管56,而调整第五发光二极管电流id5以驱动第五发光二极管39。
若发光二极管串行30的发光二极管的数量及多个驱动单元的数量为单数(即2n+1,其中n为正整数),折迭讯号fold的状态可由多个驱动单元的其中一驱动单元的运算状态而决定,而不是由发光二极管串行30上的电压所决定,但在另一实施例,折迭讯号fold的状态可由发光二极管串行30上的电压所决定。如此本实施例中,比较器70耦接至第三驱动单元,第三驱动单元位于发光二极管串行30的中间,而侦测第三驱动单元的运算状态,以侦测输入电压vin。
比较器70的正输入端耦接至第三晶体管50的闸极端,且一参考电压vref供应至比较器70的负输入端,比较器70比较第三驱动单元的闸极电压vg3与参考电压vref而产生折迭讯号fold。一旦第三驱动单元调整第三发光二极管电流id3时,闸极电压vg3约略是第三参考讯号v3与第三晶体管50的门坎电压的总和。
接续上述,当输入电压vin较低时,闸极电压vg3会高于第三参考讯号v3与第三晶体管50的门坎电压的总和,即第三驱动单元不能调整第三发光二极管电流id3,闸极电压vg3将会高于参考电压vref,因此折迭讯号fold致能,而发光二极管串行30为折迭状态。进一步地,开关55、58的切换系用于分别将参考讯号v4b、v5b供应至运算放大器54、57,参考讯号v5b系高于参考讯号v4b。
请参阅图3b,其为本发明发光二极管系统的第二实施例的波形图。如图4a-4e所示,其为呈现本发明发光二极管系统的第二实施例的运算模式。如图3b所示,输入电压vin系分别关于于发光二极管32、34、36、38、39的顺向电压vf1、vf2、vf3、vf4、及vf5。顺向电压vf1等于顺向电压vf4,且顺向电压vf2等于顺向电压vf5。
如图3b与图4a所示,当输入电压vin高于顺向电压vf1且低于顺向电压vf1及vf2的总和(vf1<vin<vf1+vf2),而输入电压vin低于门坎电压时,第三驱动单元不调整第三发光二极管电流id3。因此,闸极电压vg3高于参考电压vref而使折迭讯号fold致能,如此发光二极管串行30被划分为多个发光二极管区段31及35,多个发光二极管区段31及35相互并联耦接。
以上所述,输入电压vin驱动多个发光二极管32、38,发光二极管电流id1及id4分别流过发光二极管32、38,发光二极管电流id1、id4与输入电流iin可表示为:
如图3b与图4b所示,折迭讯号也因输入电压vin高于顺向电压vf1及vf2的总和而致能,但输入电压vin低于顺向电压vf1、vf2及vf3(vf1+vf2<vin<vf1+vf2+vf3)的总和,也就是说,输入电压vin仍然低于门坎电压,而第三驱动单元不会调整第三发光二极管电流id3,因此,发光二极管串行30保持划分为相互并联的发光二极管区段31、35。输入电压vin驱动多个发光二极管32、34、38、39,发光二极管电流id2流过发光二极管32及34,发光二极管电流id5流过发光二极管38及39,发光二极管电流id2及id5与输入电流iin可表示为:
如图3b与图4c所示,输入电压vin高于顺向电压vf1、vf2及vf3的总和,但输入电压vin低于顺向电压vf1、vf2、vf3及vf4(vf1+vf2+vf3<vin<vf1+vf2+vf3+vf4)的总和,输入电压vin高于门坎电压,第三驱动单元调整第三发光二极管电流id3,因此,闸极电压vg3低于参考电压vref。而使折迭讯号fold禁能,且发光二极管串行30不划分为发光二极管区段31、35。进一步地,将开关55、58的切换用于分别供应参考讯号v4a及v5a至运算放大器54、57。第四参考讯号v4a高于第三参考讯号v3,第五参考讯号v5a高于第四参考讯号v4a;输入电压vin驱动多个发光二极管32、34、36,第三发光二极管电流id3流过发光二极管32、34、36,第三发光二极管电流id3与输入电流iin可表示为:
如图3b与图4d所示,输入电压vin高于顺向电压vf1、vf2、vf3、vf4的总和,但输入电压vin低于顺向电压vf1、vf2、vf3、vf4及vf5(vf1+vf2+vf3+vf4<vin<vf1+vf2+vf3+vf4+vf5)的总和,输入电压vin高于门坎电压,由于第四参考讯号v4a高于第三参考讯号v3,所以闸极电压v低于参考电压vref。因此,折迭讯号fold禁能,发光二极管串行30不会划分为多个发光二极管区段31、35,输入电压vin驱动多个发光二极管32、34、36、38,第四发光二极管电流id4流过发光二极管32、34、36、38。第四发光二极管电流id4与输入电流iin可表示为:
如图3b与图4d所示,输入电压vin高于顺向电压vf1、vf2、vf3、vf4及vf5的总和,输入电压vin高于门坎电压。由于第五参考讯号v5a高于第三参考讯号v3,所以闸极电压vg3低于参考电压vref,因此折迭讯号fold禁能,而使发光二极管串行30不划分为多个发光二极管区段31、35。输入电压vin驱动多个发光二极管32、34、36、38、39,第五发光二极管电流id5流过多个发光二极管32、34、36、38、39,第五发光二极管电流id5与输入电流iin可表示为:
请参阅图5,其为本发明发光二极管系统的发光二极管驱动器的第三实施例的电路图。如图5所示,每一驱动单元位于驱动点的上游,其中,驱动点包含用于调整其参考讯号的一开关,以替代调整多个驱动单元的参考讯号,其中,多个驱动单元位于划分点的下游。如此,输入电流的波形如同一定电流,所以,其若搭配闪烁指数而与调光器搭配运作时可以得到更好的效果。
第一驱动单元的开关44系耦接至第一运算放大器43的正输入端,参考讯号v1a或v1b经由开关44供应至第一运算放大器43。第二驱动单元的开关47耦接至第二运算放大器46的正输入端。参考讯号v2a或v1b经由开关47供应至第二运算放大器46。第三驱动单元的开关52耦接至第三运算放大器51的正输入端。参考讯号v3aorv3b经由开关52供应至第三运算放大器51,因此折迭讯号fold控制多个开关43、46、52。
请参阅图6a,其为本发明的发光二极管驱动器运用于发光二极管系统的第四实施例的电路图。如图6a所示,发光二极管系统更包含一调光器80,其耦接于交流电源10与桥式整流器20间。交流电源10经由调光器80供应交流电vac至桥式整流器20。桥式整流器20整流交流电vac,以供应输入电源至发光二极管串行30,输入电源供应输入电压vin与输入电流iin。于本发明的一实施例中,调光器80可为一三端双向交流(triac)开关调光器。
控制晶体管61耦接开关63,控制晶体管61更经由电阻器62耦接桥式整流器20,控制晶体管61控制开关63,以在输入电压vin低于门坎电压时折迭发光二极管串行30。当控制晶体管61被折迭讯号fold导通而折迭发光二极管串行30时,控制晶体管61可作为一电流汲取电路,以从输入电源汲取一泄放电流ibld,其可让流过调光器80的电流id保持高于保持电流,以让调光器80维持在导通状态。如图6b所示,当折迭讯号fold致能时,电流汲取电路(控制晶体管61)将从输入电源汲取泄放电流ibld,以让输入电流iin保持高于保持电流,如此即可让流过调光器80的电流id保持高于保持电流,因此调光器80即可保持于导通状态。输入电流iin可表示为如下:
iin=iled+ibld……………………………………(18)
请参阅图7a,其为本发明的发光二极管驱动器运用于发光二极管系统的第五实施例的电路图。如图7a所示,一控制电路90耦接开关63,以控制开关63而折迭发光二极管串行30。控制电路90更经由电阻器62耦接桥式整流器20,且耦接第一电流感测元件rs1的第一端而接收第一电流感测讯号vcs1。控制电路90依据第一电流感测讯号vcs1从输入电源汲取泄放电流ibld,以让流过调光器80的电流id保持高于保持电流。如图7b所示,当发光二极管总电流iled为高时,泄放电流ibld为低。最小泄放电流ibld是用于保持开关63在导通状态。一旦,发光二极管总电流iled降低时,泄放电流ibld将会增加。如此可知,泄放电流ibld会依据发光二极管总电流iled而调整,因此最小非零的输入电流iin(电流id)是可被适当地调整而高于保持电流,以让调光器80保持在导通状态。
请参阅图8,其为本发明的发光二极管驱动器运用于发光二极管系统的第六实施例的电路图。如图8所示,控制电路90包含一电流汲取电路91与一泄放电路。电流汲取电路91用于依据折迭讯号fold汲取一第一泄放电流ibld1(最小非零泄放电流),以导通开关63而折迭发光二极管串行30。泄放电路包含一电流汲取电路与一缓冲器96,以依据第一电流感测讯号vcs1而从输入电源汲取一第二泄放电流ibld2,而增加流过调光器80的电流id,即提高电流id的电流量。泄放电流ibld可表示为如下:
ibld=ibld1+ibld2…………………………………(19)
于本发明的一实施例中,电流汲取电路91可藉由电压-电流转换电路实现,但并不限定于此。电流汲取电路91包含一运算放大器911、一晶体管912与一电阻器913与一分压电路,分压电路包括电阻器914和915。晶体管912的第一端(汲极端)经由一电阻器66耦接开关63的闸极端,晶体管912的第一端更经由电阻器62和66耦接桥式整流器20的输出端而接收输入电源,而晶体管912的第二端(源极端)耦接运算放大器911的负输入端与电阻器913的第一端。电阻器913的第二端则耦接于接地端。电阻器914与915相互串联。折迭讯号fold供应至电阻器914而被分压,电阻器914和915的连接点耦接运算放大器911的正输入端,被分压的折迭讯号fold被供应至运算放大器911的正输入端。运算放大器911的输出端则耦接晶体管912的闸极端。
于本发明的一实施例中,泄放电路的电流汲取电路可藉由电压-电流转换电路实现,但并不限定于此。泄放电路的电流汲取电路包含一运算放大器93、一晶体管94与一电阻器rs_bld,晶体管94的第一端(汲极端)经由电阻器62与66耦接桥式整流器20的输出端而接收输入电源,而晶体管94的第二端(源极端)耦接运算放大器93的负输入端与电阻器rs_bld的第一端。一泄放参考讯号vref_bld供应至运算放大器93的正输入端,运算放大器93的输出端则耦接晶体管94的闸极端。折迭讯号fold更供应至运算放大器93。电阻器rs_bld的第二端耦接缓冲器96的输出端,缓冲器96的正输入端耦接第一电流感测元件rs1而接收第一电流感测讯号vcs1,缓冲器96的负输入端则耦接缓冲器96的输出端,缓冲器96用于缓冲第一电流感测讯号vcs1而产生一缓冲讯号vcs1’。于本发明的一实施例中,缓冲器96为单位增益缓冲器(unitygainbuffer)。
泄放电路的电流汲取电路耦接输入电源与缓冲器96的输出(缓冲讯号vcs1’),以依据第一电流感测讯号vcs1与泄放参考讯号vref_bld而从输入电源汲取第一泄放电流ibld1,第一泄放电流ibld1可表示为如下:
由于缓冲讯号vcs1’相关联于第一电流感测讯号vcs1,所以依据方程式(20)可知,第一泄放电流ibld1会依据第一电流感测讯号vcs1而调整。当发光二极管总电流iled为低时,缓冲讯号vcs1’亦会为低,此时第一泄放电流ibld1将会被增加,即其电流强度会被提高,以让流过调光器80的电流id保持高于保持电流。当发光二极管总电流iled转变为高时,第一泄放电流ibld1将会被降低,即其电流强度会被降低。一旦发光二极管总电流iled高于保持电流时,第一泄放电流ibld1可降低至零。由此可知,泄放电路相当于一电流调整器,且发光二极管总电流iled不会流过泄放电路,而是第一电流感测讯号vcs1传输至泄放电路。
请参阅图9,其为本发明的发光二极管驱动器运用于发光二极管系统的第七实施例的电路图。如图9所示,泄放电路包含多个电阻器991、992、994、995、rs_bld、运算放大器993、996及一晶体管,以从输入电源汲取第二泄放电流ibld2。电阻器991与电阻器992相互串联耦接。泄放参考讯号vref_bld供应至电阻器991。运算放大器993的正输入端耦接多个电阻器991及992的耦接点,电阻器994耦接于运算放大器993的输出端,电阻器995耦接于运算放大器993的负输入端与第一电流感测元件rs1的第一端之间。
运算放大器996的正输入端耦接算放大器993的输出端,运算放大器996的负输入端耦接晶体管997的第二端(源极端),运算放大器996的输出端耦接晶体管997的闸极端。晶体管997的第一端(汲极端)经由多个电阻器62、66耦接桥式整流器20而接收输入电源,且电阻器rs_bld的第二端耦接于接地端,如此折迭讯号fold更供应至多个运算放大器993及996。
请参阅图10,其为本发明的发光二极管驱动器运用于发光二极管系统的第八实施例的电路图。如图10所示,此实施例的泄放电路不需要如图8所示的缓冲器96。此实施例的泄放电路包含电压-电流转换电路(电流汲取电路)与一运算单元97。电压-电流转换电路包含运算放大器93、晶体管94与电阻器rs_bld。
电阻器rs_bld的第一端耦接运算放大器93的负输入端与晶体管94的第二端(源极端),电阻器rs_bld的第二端则耦接于接地端。运算单元97耦接第一电流感测元件rs1而接收第一电流感测讯号vcs1。泄放参考讯号vref_bld供应至运算单元97,运算单元97依据第一电流感测讯号vcs1与泄放参考讯号vref_bld产生一输出讯号,运算单元97相减第一电流感测讯号vcs1的准位与泄放参考讯号vref_bld的准位而产生输出讯号,运算单元97相当于一减法器。运算单元97的输出端耦接运算放大器93的正输入端,所以运算单元97的输出讯号供应至运算放大器93的正输入端。由上述可知,此实施例的电流汲取电路依据运算单元97的输出讯号而从输入电源汲取第二泄放电流ibld2。第二泄放电流ibld2可表示为如下:
依据方程式(21),第二泄放电流ibld2可依据第一电流感测讯号vcs1而被调整。当发光二极管总电流iled为低时,第一电流感测讯号vcs1也会为低,所以输出讯号(vref_bld-vcs1)将会增加,其表示第二泄放电流ibld2的强度将会被增加,以让流过调光器80的电流id保持高于保持电流。当发光二极管总电流iled转变为高时,输出讯号(vref_bld-vcs1)将会降低,因而第二泄放电流ibld2的强度也会降低。
综合上述,本发明提供一种发光二极管驱动器,其包含多个驱动单元与一折迭电路,该些驱动单元耦接包含多个发光二极管的一发光二极管串行,以驱动该些发光二极管。折迭电路耦接发光二极管串行,当一输入电压低于一门坎电压时,折迭电路划分发光二极管串行为多个发光二极管区段,该些发光二极管区段相互并联,且输入电压供应至该些发光二极管区段。
上文仅为本发明的较佳实施例而已,并非用来限定本发明实施的范围,凡依本发明权利要求范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括于本发明的权利要求范围内。