晶体振荡器使能电路的制作方法

文档序号:22553415发布日期:2020-10-17 02:32阅读:350来源:国知局
晶体振荡器使能电路的制作方法

本发明属于晶体振荡器技术领域,尤其涉及一种晶体振荡器使能电路。



背景技术:

晶体振荡器具有频率稳定度高、相位噪声低的特点,可作为各类系统的参考信号源,广泛应用于军民产品电子系统中。当晶体振荡器处于待机工作状态时,其节能特性是需要考虑的一个重要方面;当晶体振荡器处于开机工作状态时,其抗干扰能力是需要考虑的另一个重要方面。因此,在设计晶体振荡器使能电路时,需要综合考虑晶体振荡器的节能特性和抗干扰特性。

目前常用的使能电路是采用上拉电阻的方式,即使能端与电源之间的电阻为大阻值电阻。当使能端接低电位时,晶体振荡器处于待机工作状态,此时上拉电阻阻值越大,晶体振荡器待机电流越小,节能特性越好;当使能端悬空时,晶体振荡器处于开机工作状态,此时上拉电阻阻值越小,晶体振荡器抗干扰能力越强。因此传统的晶体振荡器使能电路设计中,需要在晶体振荡器的节能和抗干扰这两项功能中进行折中,根据电子系统的需求确定一个合适的上拉电阻阻值,但是无法保证晶体振荡器同时在节能与干扰两个方面都达到优秀的性能。



技术实现要素:

有鉴于此,本发明提供了一种晶体振荡器使能电路,能够在提高晶体振荡器节能特性的同时,保证晶体振荡器的抗干扰能力。

本申请实施例提供了一种晶体振荡器使能电路,包括:

本发明与现有技术相比存在的有益效果是:电位控制模块和电阻控制模块;电位控制模块适于与使能端连接和使能输出控制端连接,用于当使能端接低电位时,使得使能输出控制端为高电位,或,用于当使能端悬空时,使得使能输出控制端为低电位;电阻控制模块,适于与使能端和使能输出控制端连接,用于当使能端为低电位时,电阻控制模块对应的阻值为第一预设阻值,或当使能端悬空时,电阻控制模块对应的阻值为第二预设阻值,其中,第一预设阻值大于第二预设阻值。本发明能够使晶体振荡器为待机工作状态时上拉阻值为大阻值,保障晶体振荡器的节能特性,还能够使得晶体振荡器为工作状态时上拉阻值为小阻值,保障晶体振荡器的抗干扰特性。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1是本发明实施例提供的一种现有的晶体振荡器使能电路的电路图;

图2是本发明实施例提供的另一种现有的晶体振荡器使能电路的电路图;

图3是本发明实施例提供的一种晶体振荡器使能电路的结构示意图;

图4是本发明实施例提供的一种晶体振荡器使能电路的电路图。

具体实施方式

以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。

为使本发明的目的、技术方案和优点更加清楚,下面将结合附图通过具体实施例来进行说明。

图1为一种常用使能电路的电路原理框图,采用上拉电阻的方式,当使能端ven接低电位时,使能输出控制端vcon为低电位。此时,使能输出控制将晶体振荡器置于待机工作状态,晶体振荡器待机电流istb≈(vcc-ven)/rp,上拉电阻rp阻值越大,晶体振荡器待机电流越小。当rp=1mω时,待机电流约为3ua;当rp=100kω时,待机电流约为30ua,增大了很多。

当使能端ven悬空时,使能输出控制端vcon为高电位。此时,使能输出控制将晶体振荡器置于开机工作状态,上拉电阻阻值将会决定晶体振荡器抗干扰能力。

如图2所示,由于外界环境为非理想状态,通常使能端到地之间存在一个干扰的寄生电阻rint。在实际环境中,寄生电阻rint的阻值有可能小于或等于1mω,当rp=1mω时,使能输出控制端vcon会变成低电位,处于开机工作状态的晶体振荡器将发生异常,输出关断,转换为错误的待机状态;当rp=100kω时,只有寄生电阻rint的阻值小于100kω时晶体振荡器才会发生异常,转换为错误的待机状态,而寄生电阻rint的阻值小于100kω的情况在实际环境中出现的几率非常低。因此,更小的rp值会使晶体振荡器拥有更强的抗干扰能力。

为了在提高晶体振荡器节能特性的同时,保证晶体振荡器的抗干扰能力,请一并参考图3和图4,本申请提供了一种晶体振荡器使能电路,包括:

电位控制模块100和电阻控制模块200;

所述电位控制模块100适于与晶体振荡器的使能端ven连接,还与所述晶体振荡器的使能输出控制端vcon连接,用于当所述使能端ven接低电位时,使得所述使能输出控制端vcon为高电位,或,用于当所述使能端ven悬空时,使得所述使能输出控制端vcon为低电位;

所述电阻控制模块200,适于与所述使能端ven连接,还与所述使能输出控制端vcon连接,用于当所述使能端ven为低电位时,所述电阻控制模块200对应的阻值为第一预设阻值,或用于当所述使能端ven悬空时,所述电阻控制模块200对应的阻值为第二预设阻值,其中,所述第一预设阻值大于所述第二预设阻值,当所述使能端ven为低电位时,所述使能输出控制端vcon将所述晶体振荡器置于待机工作状态,当所述使能端ven悬空时,所述使能输出控制端vcon将所述晶体振荡器置于开机工作状态。

可选的,所述电位控制模块100包括反相器inv,所述反相器inv的第一端与所述使能端ven连接,所述反相器inv的第二端与所述使能输出控制端vcon连接。

可选的,所述电阻控制模块200包括第一电阻r1、第二电阻r2和开关,所述开关用于控制所述第二电阻r2的通断;

所述第一电阻r1的第一端与所述使能端ven连接,所述第一电阻r1的第二端与供电电压vcc端连接;

所述第二电阻r2的第一端与所述使能端ven连接,所述第二电阻r2的第二端与所述开关的第一端连接;

所述开关的第二端与所述供电电压vcc端连接,所述开关的第三端与所述使能输出控制端vcon连接。

可选的,所述开关为pmos开关。

可选的,所述第一电阻r1大于所述第二电阻r2。

可选的,所述pmos开关的第三端为栅极。

可选的,当所述使能输出控制端vcon为高电位时,所述pmos开关关闭,所述第二电阻r2断开。

可选的,当所述使能输出控制端vcon为低电位时,所述pmos开关打开,所述第二电阻r2接通。

可选的,所述第一电阻r1的阻值为1mω,所述第二电阻r2的阻值为100kω。

可选的,当所述第二电阻r2断开时,所述第一预设阻值为所述第一电阻r1的阻值,当所述第二电阻r2接通时,所述第二预设阻值为所述第一电阻r1和所述第二电阻r2并联后得到的阻值。

下面以一个具体的实例对本发明进行说明:

设r1=1mω,r2=100kω。

当使能端ven接低电位时,此电位通过反相器inv后,使使能输出控制端vcon为高电位。此时,使能输出控制端将晶体振荡器置于待机工作状态。由于pmos开关的栅极与使能输出控制端相连,pmos开关关闭,r2支路断开,上拉电阻即为r1=1mω,因此晶体振荡器待机电流istb≈(vcc-ven)/r1≈3ua。

当使能端ven悬空时,此电位通过反相器inv后,使使能输出控制端vcon为低电位。此时,使能输出控制端将晶体振荡器置于开机工作状态。由于pmos开关的栅极与使能输出控制端相连,pmos开关导通,r2支路连通,上拉电阻为r1与r2并联后的电阻,即为r1//r2=1mω//100kω≈90kω。显然,上拉电阻由待机状态的高阻值1mω切换为开机状态的低阻值90kω,在使晶振待机电流降至5ua的同时,提升了开机状态下的抗干扰能力。

本发明提供了一种晶体振荡器使能电路,包括:电位控制模块和电阻控制模块;电位控制模块适于与使能端连接和使能输出控制端连接,用于当使能端接低电位时,使得使能输出控制端为高电位,或,用于当使能端悬空时,使得使能输出控制端为低电位;电阻控制模块,适于与使能端和使能输出控制端连接,用于当使能端为低电位时,电阻控制模块对应的阻值为第一预设阻值,或当使能端悬空时,电阻控制模块对应的阻值为第二预设阻值,其中,第一预设阻值大于第二预设阻值。本发明能够使晶体振荡器为待机工作状态时上拉阻值为大阻值,保障晶体振荡器的节能特性,还能够使得晶体振荡器为工作状态时上拉阻值为小阻值,保障晶体振荡器的抗干扰特性。

以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1