一种高速时钟电路的动态延时补偿电路

文档序号:25289353发布日期:2021-06-01 17:39阅读:来源:国知局

技术特征:

1.一种高速时钟电路的动态延时补偿电路,其特征在于,包括:锁相环、粗计数器、第一细采样电路、第一同步模块、第二同步模块、第三同步模块以及输出选择模块;

所述锁相环电路与所述粗计数器相连,输出整体时钟信号,所述锁相环电路与所述第一细采样电路相连,输出相位信号;

所述粗计数器与所述第一同步模块、所述第二同步模块、所述第三同步模块相连,并输出粗计数器值;

所述第一细采样电路生成细编码值,并将所述细编码值以及经过延时db和两次延时db分别得到第一路细计数器值、第二路细计数器值以及第三路细计数器值;

所述第一同步模块、所述第二同步模块和所述第三同步模块分别与所述第一细采样电路相连,对应接收所述第一路细计数器值、所述第二路细计数器值以及所述第三路细计数器值并分别与所述粗计数器值同步而后生成第一路同步信号值、第二路同步信号值以及第三路同步信号值;

所述输出选择模块与所述所述第一同步模块、所述第二同步模块和所述第三同步模块相连,并基于预设的选取规则选取一路同步信号值输出。

2.如权利要求1所述的高速时钟电路的动态延时补偿电路,其特征在于,所述高速时钟电路的动态延时补偿电路还包括:第二细采样电路和延时采样电路;

所述延时采样电路与所述粗计数器相连,动态提取出延时采样值;

所述第二细采样电路与所述延时采样电路以及所述锁相环相连,获取所述延时采样值和相位信号,生成延时编码da;

所述第一同步模块、所述第二同步模块和所述第三同步模块分别与所述第二细采样电路相连,获取所述延时编码da;

其中,所述第一同步模块、所述第二同步模块和所述第三同步模块分别同步所述第一路细计数器值、所述第二路细计数器值以及所述第三路细计数器值与所述粗计数器值和所述延时编码da生成将所述第一路同步信号值、所述第二路同步信号值以及所述第三路同步信号值。

3.如权利要求2所述的高速时钟电路的动态延时补偿电路,其特征在于,所述相位信号包括16个相位。

4.如权利要求3所述的高速时钟电路的动态延时补偿电路,其特征在于,所述第一路细计数器值、所述第二路细计数器值、所述第三路细计数器值以及所述延时编码da均为4bit编码。

5.如权利要求4所述的高速时钟电路的动态延时补偿电路,其特征在于,所述粗计数值为11bit编码。

6.如权利要求1所述的高速时钟电路的动态延时补偿电路,其特征在于,所述粗计数器为双边沿格雷码计数器。


技术总结
本发明属于数字时钟电路技术领域,公开了一种高速时钟电路的动态延时补偿电路,包括:锁相环、粗计数器、第一细采样电路、三个同步模块以及输出选择模块;锁相环电路分别向粗计数器和第一细采样电路输出整体时钟信号和相位信号;粗计数器分别向三个同步模块输出粗计数器值;第一细采样电路生成细编码值并将细编码值以及经过延时DB和两次延时DB分别得到三路细计数器值;三个同步模块分别与第一细采样电路相连对应接收三路细计数器值并分别与粗计数器值同步而后生成三路同步信号值;输出选择模块基于预设的选取规则选取一路同步信号值输出。本发明提供的补偿电路具有简单,高效,低成本的优点,能够弥补温度对于电路的影响,本质上解决延时对于电路的影响。

技术研发人员:赵捷;赵野
受保护的技术使用者:中国科学院微电子研究所
技术研发日:2021.01.13
技术公布日:2021.06.01
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1