一种功率放大电路及功率放大器的制作方法

文档序号:33317743发布日期:2023-03-03 16:06阅读:45来源:国知局
一种功率放大电路及功率放大器的制作方法

1.本发明涉及通信技术领域,特别是涉及一种功率放大电路及功率放大器。


背景技术:

2.随着通信技术的发展和5g的来临,通信信号的调制方式变的愈发复杂,体现到硬件需求上为信号的峰均比逐渐增大,功率放大器的总功率与实际到天线负载的功率差距越来越大。为保证基站系统的节能环保需求,要求功率放大器在较大的动态范围之内保持较高的效率。多赫蒂(doherty)技术作为一种高效的功放效率提升技术,在各大通信运营商的实际网络环境中得到广泛的应用。但现有的多赫蒂技术在功放回退效率和线性度以及布板面积上存在各样的问题,极大地限制了功率放大器的应用范围,增大功率放大器的设计难度。因此,兼顾高效率和高线性度的射频功率放大电路成为学术界和通信业界的研究热点之一。


技术实现要素:

3.以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
4.本发明实施例提供一种功率放大电路及功率放大器,能够有效提高功率放大的效率,简化功率放大电路的结构,实现负载调试的灵活阻抗设计,降低功率放大器的设计难度。
5.第一方面,本发明实施例提供一种功率放大电路,所述电路包括:功率分配器件、载波放大器件和多个峰值放大器件,所述多个峰值放大器件至少包括第一峰值放大器件和第二峰值放大器件;其中,
6.所述功率分配器件,用于将输入功率进行分配,获得多个分配功率,所述多个分配功率分别输出至所述载波放大器件和所述峰值放大器件的输入端;
7.所述第一峰值放大器件的输出端设有第一合路点,所述第二峰值放大器件的输出端通过第一阻抗补偿器件连接至所述第一合路点;
8.所述载波放大器件的输出端设有第二合路点,所述第一合路点通过第二阻抗补偿器件连接至所述第二合路点。
9.本发明实施例,所述峰值放大器件还包括第三峰值放大器件,所述第三峰值放大器件的输出端通过第三阻抗补偿器件与相邻的所述峰值放大器件的输出端连接。
10.本发明实施例,所述第二合路点与所述功率放大电路的输出端之间设有四分之一波长阻抗变换线。
11.本发明实施例,所述功率分配器件包括多个正交耦合器,多个所述正交耦合器与所述功率放大电路的输入端连接。
12.本发明实施例,所述多个正交耦合器至少包括第一正交耦合器和第二正交耦合器;所述第一正交耦合器的输出端分别连接所述载波放大器件和所述第一峰值放大器件的
输入端;所述第二正交耦合器的输出端分别连接所述第一正交耦合器的输入端和所述第二峰值放大器件的输入端。
13.本发明实施例,所述功率分配器件还包括第三正交耦合器;所述第三正交耦合器的输出端分别连接与之相邻的所述正交耦合器和所述第三峰值放大器件的输入端;末位的所述第三正交耦合器的输入端与所述功率放大电路的输入端连接。
14.本发明实施例,所述功率分配器件还包括:50欧姆阻抗线,用于对所述正交耦合器的输出信号进行相位匹配,使所述功率分配器件的输出端与所述功率放大电路的输出端保持相位相同。
15.本发明实施例,所述载波放大器件的功率等级与所述峰值放大器件的功率等级一致。
16.本发明实施例,所述载波放大器件的栅压被配置成ab类;所述峰值放大器件的栅压被配置成c类。
17.第二方面,本发明实施例提供一种功率放大器,包括如上所述的功率放大电路。
18.本发明实施例的方案能够有效提高功率放大的效率,简化功率放大电路的结构,还实现了负载调试的灵活阻抗设计,降低功率放大器的设计难度。
19.本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和得到。
附图说明
20.附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
21.图1是传统的功率放大电路的原理图;
22.图2是本发明实施例提供的一种功率放大电路的原理图;
23.图3是本发明另一实施例提供的一种功率放大电路的原理图;
24.图4是本发明另一实施例提供的一种功率放大电路的原理图。
具体实施方式
25.为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
26.应了解,在本发明实施例的描述中,如果有描述到“第一”、“第二”等只是用于区分技术特征为目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量或者隐含指明所指示的技术特征的先后关系。“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示单独存在a、同时存在a和b、单独存在b的情况。其中a,b可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项”及其类似表达,是指的这些项中的任意组合,包括单项或复数项的任意组合。例如,a,b和c中的至少一项可以表示:a,b,c,a和b,a和c,b和c或a和b和c,其中a,b,c可以是单个,也可以是多个。
27.此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
28.本发明实施例涉及的功率放大电路基于doherty技术,其作为一种高效的功放效率提升技术,在现有的通信设备中得到广泛的应用。在各大通信运营商的实际网络环境中,使用传统的功率放大器如a类、ab类对非恒包络信号进行放大效率很低,尤其是在大功率回退的时候,而doherty功放结构可以在一定功率回退的情况下提升功放效率。
29.相关技术中,基于doherty的电路提升大功率回退的方式有两种,一种是两路非对称doherty电路,这种电路在最大输出功率处和固定回退点处存在两个最大效率点,但是在两个最大效率点之间的回退效率下降非常快,而信号的平均输出功率恰好处在这两个点之间,所以最终功放效率提升有限。另一种是三路doherty电路,现有技术的三路doherty电路在最大输出功率处和固定回退点出存在三个效率最大点,比两路非对称doherty电路效率高,但是存在主管过压缩情况,导致功放线性差,增加预失真难度,而且负载牵引阻抗选择有限,设计局限性大;另外,这种电路中存在较多的四分之一波长阻抗补偿线,导致相对带宽下降,其印刷线路板(printed circuit board,pcb)的布板面积增加。
30.请参见图1,图1示出了传统的功率放大电路的原理图。如图1所示,传统的功率放大电路包括功率分配器件s、载波放大器件m、第一峰值放大器件t1、第二峰值放大器件t2、第一阻抗补偿线z1和第二阻抗补偿线z2,还包括三个四分之一波长阻抗变换线z3、z4、z5和50欧姆天线负载,其中50欧姆天线负载一端接地。其中,z3、z4实现有源负载调制,第一阻抗补偿线z1和第二阻抗补偿线z2分别与第一峰值放大器t1和第二峰值放大器t2的输出端连接,z5实现负载阻抗和50欧姆输出端子的阻抗匹配。应该理解的是,该电路阻抗关系固定,设计和调试都相对简单,指标容易实现,但是该电路存在几个缺点:第一、输入信号从小到大逐渐变化,当输入信号增大到第一峰值放大器t1饱和及第二峰值放大器t2工作时,载波功率放大器m会因为第一峰值放大器t1牵引不到位而进入过饱和状态,这样载波功率放大器m的效率会下降,不能保持最高效率直到三个功放管达到功率饱和;第二、从阻抗匹配关系来看,该电路阻抗选择比较固定,设计灵活性不足;第三、四分之一波长阻抗变换线z3和z4占据太大pcb面积,不利于小型化设计和节约成本。
31.基于以上,本发明实施例提供一种功率放大电路及功率放大器,能够有效提高功率放大的效率,简化功率放大电路的结构,实现负载调试的灵活阻抗设计,降低功率放大器的设计难度。
32.请参见图2,图2示出了本发明实施例提供的一种功率放大电路的原理图。如图2所示,本发明实施例的功率放大电路包括:功率分配器件s、载波放大器件m和多个峰值放大器件t,多个峰值放大器件t至少包括第一峰值放大器件t1和第二峰值放大器件t2;其中,
33.功率分配器件s,用于将输入功率进行分配,获得多个分配功率,多个分配功率分别输出至载波放大器件m和峰值放大器件t的输入端;
34.第一峰值放大器件t1的输出端设有第一合路点p1,第二峰值放大器件t2的输出端通过第一阻抗补偿器件z1连接至第一合路点p1;
35.载波放大器件m的输出端设有第二合路点p2,第一合路点p1通过第二阻抗补偿器件z2连接至第二合路点p2。
36.应该理解的是,根据doherty电路的特点,经过载波放大器件m为主要放大电路
(main amplifier),其余为辅助放大电路(auxiliary amplifier)。通过第一阻抗补偿器件z1和第二阻抗补偿器件z2平衡两路的相位。
37.具体实现过程中,放大电路的输出端p4连接有50欧姆天线负载,其中50欧姆天线负载一端接地。第二峰值放大器件t2经过第一阻抗补偿器件z1和第一峰值放大器件t1功率合成后形成第一合路点p1,第一合路点p1经过第二阻抗补偿器件z2之后与载波放大器件m进行合路,形成第二合路点p2。
38.示例性的,第一阻抗补偿器件z1和第二阻抗补偿器件z2可以配置成各种阻抗值,只要满足对应的阻抗关系即可,这样灵活的阻抗匹配设计便于pcb设计,不会因为阻抗太高而导致pcb加工误差大而引起性能退化。如图2所示,调整第一阻抗补偿器件z1和第二阻抗补偿器件z2的阻抗关系,使功率放大电路在第二合路点p2处阻抗匹配至50欧姆,则第二合路点p2直接接入50欧姆天线负载,进一步的减小pcb布板面积,节省成本。
39.应该理解的是,为了使载波放大器件m和峰值放大器件t能匹配到合适的阻抗点,以保证功率放大电路的功率,效率和增益等,载波放大器件m的两端分别设有载波输入匹配电路、载波输出匹配电路,峰值放大器件t的两端分别设有峰值输入匹配电路、峰值输出匹配电路。输入匹配电路和输出匹配电路均为现有技术,在此不再赘述。
40.请参见图4,图4示出了本发明另一实施例提供的一种功率放大电路的原理图。如图4所示,峰值放大器件t还包括第三峰值放大器件t3,第三峰值放大器件t3的输出端通过第三阻抗补偿器件z6与相邻的峰值放大器件t的输出端连接。
41.具体实现过程中,每增加一个第三峰值放大器件t3,需要在第三峰值放大器件t3的输出端上增加第三阻抗补偿器件z6,以保证当第三峰值放大器t3不工作时从第二合路点p2向第三峰值放大器t3看去电路为高阻状态。
42.请参见图3和图4,图3和图4示出了本发明另一实施例提供的一种功率放大电路的原理图。如图3和图4所示,第二合路点p2与功率放大电路的输出端p4之间设有四分之一波长阻抗变换线z。
43.具体实现过程中,被载波放大器件m和峰值放大器件t放大的信号被第二合路点p2采集并组合,组合后的信号经四分之一波长阻抗变换线z到达功率放大电路的输出端p4,进而使功率放大电路的阻抗为50欧姆,使输出端p4的信号能直接传送至50欧姆天线负载。
44.应该理解的是,此时第二合路点p2连接有从载波放大器件m的输出端延伸到第二合路点p2的第一支路,第一支路经由四分之一波长阻抗变换线z输出连接至50欧姆天线负载;第二合路点p2还连接有从第一峰值放大器件t1的输出端延伸到第一合路点p1,第一合路点p1再经由第二阻抗补偿器件z2到第二合路点p2的第二支路,第二支路同样经由四分之一波长阻抗变换线z输出连接至50欧姆天线负载;第二合路点p2还连接有第二峰值放大器件t2经过第一阻抗补偿器件z1到第一合路点p1,第一合路点p1再经由第二阻抗补偿器件z2到第二合路点p2的第三支路,第三支路同样经由四分之一波长阻抗变换线z输出连接至50欧姆天线负载。
45.请参见图3,图3示出了本发明另一实施例提供的一种功率放大电路的原理图。如图3所示,功率分配器件s包括多个正交耦合器,多个正交耦合器与功率放大电路的输入端连接。
46.本发明实施例提供的功率放大电路中,多个正交耦合器至少包括第一正交耦合器
s1和第二正交耦合器s2;第一正交耦合器s1的输出端分别连接载波放大器件m和第一峰值放大器件t1的输入端;第二正交耦合器s2的输出端分别连接第一正交耦合器s1的输入端和第二峰值放大器件t2的输入端。
47.示例性的,第一正交耦合器s1和第二正交耦合器s2把输入功率等分后获得三个分配功率,第一正交耦合器s1和第二正交耦合器s2的输出端分别输出三个相同的分配功率,并分别传送到载波放大器件m、第一峰值放大器件t1和第二峰值放大器件t2。
48.本发明实施例提供的功率放大电路中,功率分配器件s还包括第三正交耦合器(图中未示);第三正交耦合器的输出端分别连接与之相邻的正交耦合器和第三峰值放大器件t3的输入端;末位的第三正交耦合器的输入端与功率放大电路的输入端p3连接。
49.具体实现过程中,每增加一个第三峰值放大器件t3,为确保功率分配器件s能将输入功率进行分配,获得多个分配功率,多个分配功率分别输出至载波放大器件m和所述峰值放大器件t的输入端,需要增加与第三峰值放大器件t3相连的第三正交耦合器。第三正交耦合器的输出端分别连接与之相邻的正交耦合器和第三峰值放大器件t3的输入端,同时,功率放大电路的输入端p3连接到最末位的第三正交耦合器的输入端,以保证功率分配器件s与功率放大电路的输入端p3的连通性。
50.本发明实施例提供的功率放大电路中,功率分配器件还包括:50欧姆阻抗线(图中未示),用于对正交耦合器的输出信号进行相位匹配,使功率分配器件s的输出端与功率放大电路的输出端p4保持相位相同。
51.应理解,50欧姆阻抗线起到补偿相位的作用,使载波放大器件m和峰值放大器件t在功率放大电路的输入端p3和输出端p4之间的相位相同,避免载波放大器件m和峰值放大器件t的输入端与功率放大电路的输出端p4之间出现相位差,影响功率放大电路的稳定性。
52.本发明实施例提供的功率放大电路中,载波放大器件m的功率等级与峰值放大器件t的功率等级一致。
53.应理解,当批量生产放大器时,载波放大器件m的功率等级与峰值放大器件t的功率等级一致,能有效地减少不同放大器件的总数。通常,载波放大器件m的功率晶体管和第一峰值放大器件t1的功率晶体管可被封装在一起,第二峰值放大器件t2的功率晶体管单独进行封装;或者载波放大器件m的功率晶体管进行单独封装,第一峰值放大器件t1的功率晶体管和第二峰值放大器件t2的功率晶体管封装在一起,或者将载波放大器件m、第一峰值放大器件t1的功率晶体管和第二峰值放大器件t2的功率晶体管集成在单个管芯上。这样可以有效地降低在制造过程中与处理不同的封装件相关联的复杂性和成本。
54.应理解,为了适应不同参数范围的功率放大电路,载波放大器件m的功率等级与峰值放大器件t的功率等级能进行任意搭配。示例性的,根据信号放大的需求,对载波放大器件m、第一峰值放大器件t1和第二峰值放大器件t2的容量进行搭配,载波放大器件m配合峰值放大器件t的导通阈值能满足不同功率信号的放大需求,扩大功率放大电路的应用范围和降低功率放大电路的设计难度。
55.本发明实施例提供的功率放大电路中,载波放大器件m的栅压被配置成ab类;峰值放大器件t的栅压被配置成c类。
56.具体实现过程中,三个功率放大器的漏压值被分别配置,三个功率放大器的栅压也被分别配置以使其工作在不同工作状态,载波放大器件m的栅压被配置成ab类,第一峰值
放大器件t1的栅压被配置成c类工作状态,第二峰值放大器件t2的栅压被配置成深c类工作状态。
57.示例性的,以图3所示的功率放大电路为例,本发明实施例提供的功率放大电路的工作状态分为以下三个阶段:
58.当输入信号很小时候,只有载波放大器件m工作,信号经由第二合路点p2后通过四分之一波长阻抗变换线z使得功率放大电路的输出端p4的阻抗为50欧姆,再接入50欧姆天线负载。此时载波放大器件m工作在高阻抗状态,使得载波放大器件m电压饱和点提前,达到一个最大效率点,此时,因为输入信号未达到峰值放大器件t的导通阈值,所以峰值放大器件t不工作,第二合路点p2处的第二支路和第三支路均无信号通过,从第二合路点p2向第二支路和第三支路看为关断状态;
59.随着输入信号继续增大,当信号增大到第一峰值放大器件t1的导通阈值时,第一峰值放大器件t1所连通的第二支路开始导通,第二支路提供电流(与主要放大电路的电流相同)给50欧姆天线负载,使第二合路点p2处的电压提高,这样通过有源负载牵引使得在第二合路点p2处看向第一支路的载波放大器件m输出阻抗下降,于是载波放大器件m的输出电流继续增大,即载波放大器件m的输出功率增加,信号继续增大直到第一峰值放大器件t1达到电压饱和,形成第二个效率最大点;此时,第三支路未开启,第二合路点p2处的信号由第一支路和第二支路贡献,从第二合路点p2向第三支路看为关断状态;
60.最后,当输入信号持续增大,当信号增大到第二峰值放大器件t2的导通阈值时,第二峰值放大器件t2开启,随着第二峰值放大器件t2贡献给第二合路点p2处电流的增加,使第二合路点p2处的电压增大,即第一峰值放大器件t1所在的第二支路输出阻抗下降,使第一峰值放大器件t1电流增大,第一峰值放大器件t1的输出功率增大;与此同时第二合路点p2处电流增大,电压抬高,载波放大器件m所在的第一支路输出阻抗继续下降,其电流继续增大,载波放大器件m的输出功率继续增大,继而达到功率饱和,第二峰值放大器件t2输出阻抗下降会使电流增大,载波放大器件m的输出功率继续增大,直到都达到电流饱和。
61.应理解,由于已知输入信号的峰均比和信号经由doherty电路放大后的输出功率大小,在确定载波放大器件m、第一峰值放大器件t1和第二峰值放大器件t2的容量大小后,根据以上参数指标,能获取在总功率回退后的两个最大效率点的位置,其计算方法可以参见下面公式:
62.p1:p2:p3=m2:m1(1-m2):(1-m1)(1-m2)
63.进而得到以下公式:
[0064][0065]
其中,m1为第一功率回退点,m2为第二功率回退点,p1为载波放大器件m的功率容量,p2为第一峰值放大器件t1的功率容量,p3为第二峰值放大器件t2的功率容量。由此可得:
[0066]
当载波放大器件m、第一峰值放大器件t1和第二峰值放大器件t2工作时,载波放大器件m输出阻抗为z0,则第二阻抗补偿器件z2和四分之一波长阻抗变换线z的输出阻抗可以参见下面公式:
[0067]
z2=z0*m1
[0068]
此外,第一阻抗补偿器件z1是三路功率放大器都工作时的第二峰值放大器件t2的输出阻抗,由于第一阻抗补偿器件z1能任意配置,只要满足三路功率放大器都工作时,第一峰值放大器件t1的输出阻抗和第二峰值放大器件t2的输出阻抗并联等于z2的条件即可。第一阻抗补偿器件z1起到当第三峰值放大器t3不工作时从第二合路点p2向第二峰值放大器件t2看去阻抗为高阻状态的作用,其长度根据第二峰值放大器件t2的特性决定。第二阻抗补偿器件z2起到仅有载波放大器件m工作时从第二合路点p2处看向第一峰值放大器件t1为高阻状态的作用,其长度根据第一峰值放大器件t1的特性决定。
[0069]
示例性的,假设载波放大器件m,第一峰值放大器件t1,第二峰值放大器件t2的功率比为1:1:1,在三个放大器均工作时,载波放大器件m输出阻抗z0=75欧姆,则根据计算关系,z2=37.5欧姆,z=35.4欧姆,z1=75欧姆。第一效率回退点在-6db,第二效率回退点在-9.5db。由此可见,本发明实施例提供的功率放大电路中的阻抗变换非常灵活,在功率比确定后,载波放大器件m输出阻抗z0可以任意设定,进而z和z2确定,没有其他电路复杂的变换关系;同时,以很小的功率比就可以实现较大的回退范围。
[0070]
应理解,在一些特定的实施例中,载波放大器件m、第一峰值放大器件t1、第二峰值放大器件t2是相同的。这并不意味着这些放大器件被相同地配置,而仅仅表示对于每个放大器件而言,其物理构建是相同的,便于对放大器件进行批量加工和生产。
[0071]
示例性的,通过调整z0的大小,改变载波放大器件m、第一峰值放大器件t1与第二峰值放大器件t2的功率比,使z=50欧姆时,功率放大电路的阻抗与实际负载阻抗一样。此时可以省去四分之一波长阻抗变换线z,简化为如图2所示的电路图,第二合路点p2即为输出端子,进一步节省pcb布板面积,节约成本。可以看出,本发明实施例提供的功率放大电路具有输出阻抗设计简单,输出阻抗变换线少的优点,以极小的pcb布局面积实现了大功率和高效率输出设计,节约了pcb成本,使硬件设计更加小型化。
[0072]
应理解,当功率放大电路中存在第三峰值放大器件t3和与之连接的第三阻抗补偿器件z6和第三正交耦合器,能进一步增大功率放大电路的输出端p4的输出功率,提高功率放大电路的放大效率;由于只需要增加第三峰值放大器件t3和与之匹配的第三阻抗补偿器件z6和第三正交耦合器,便于对pcb进行合理的布局,提高功率放大电路的设计灵活和功率放大器的批量生产。
[0073]
应理解,相对于现有技术,本发明实施例提供的功率放大电路通过对三路doherty输出负载调制网络进行重新设计,实现了高回退功率下的效率提升;节省了实现负载调制的四分之一波长阻抗变换线z,缩小了doherty功率放大器的pcb布板面积。同时,本发明实现负载调试的阻抗设计灵活,降低了功放管选型难度和pcb设计难度。本发明实施例通过阻抗优化,降低了峰值放大器t的接入对载波放大器m的影响,减小了其对整板效率和线性的影响。如图4所示,本发明实施例还能扩展至多路doherty功率放大电路,实现更高回退功率下的效率提升和pcb设计,此处不再赘述。
[0074]
本发明实施例提供的功率放大器,包括以上所述的功率放大电路。需要说明的是,功率放大器的信息交互、执行过程等内容,由于与本发明实施例提供的功率放大器基于同一构思,其具体功能及带来的技术效果,具体可参见其实施例部分,此处不再赘述。
[0075]
应理解,本发明施例提供的功率放大电路和功率放大器能应用于需要对射频信号
进行放大的各种场景中,包括但不限于通信基站和雷达系统。
[0076]
以上所描述的实施例仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
[0077]
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统可以被实施为软件、固件、硬件及其适当的组合。某些物理组件或所有物理组件可以被实施为由处理器,如中央处理器、数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于ram、rom、eeprom、闪存或其他存储器技术、cd-rom、数字多功能盘(dvd)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包括计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
[0078]
以上是对本发明的较佳实施进行了具体说明,但本发明并不局限于上述实施方式,熟悉本领域的技术人员在不违背本发明精神的。共享条件下还可作出种种等同的变形或替换,这些等同的变形或替换均包括在本发明权利要求所限定的范围内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1