技术特征:
1.一种倍频电路的占空比校正方法,其特征在于,包括如下步骤:a.采样输入时钟的上升沿、下降沿并根据上升沿、下降沿信息转化为脉冲信号且获得频率信息;b.将所述脉冲信号转化为锯齿波信号,并获取另一含有占空比偏移量的信号;c.差分比较所述锯齿波信号和含有占空比偏移量的信号,获得对比结果;d.差分放大对比结果并获得含有占空比偏移量的信号,重复步骤b至d,直到差分比较输出的时钟的占空比为50%。2.如权利要求1所述的倍频电路的占空比校正方法,其特征在于,所述脉冲信号为采样上升沿和/或下降沿信息转化形成的脉冲信号,且输入时钟经若干次反向和延时后与原时钟/反向原时钟进行逻辑异或而形成所述脉冲信号,延时的长度为脉冲信号的脉冲宽度。3.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,所述脉冲信号转化为锯齿波信号具体为,当脉冲来到时,立刻输出低电平;当脉冲消失,由低电平匀速上升至高电平,直到下一个脉冲来到立刻拉低为低电平。4.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,所述含有占空比偏移量的信号为,差分放大对比结果后形成的信号。5.如权利要求2所述的倍频电路的占空比校正方法,其特征在于,还包括步骤,根据对比结果对含有占空比偏移量的信号进行电压调节,直到差分比较输出的时钟的占空比为50%。6.一种倍频电路的占空比校正系统,其特征在于,包括至少两级倍频校正电路,各级倍频校正电路依次串联连接,所述第1级倍频校正电路对输入的时钟信号进行占空比校正,以使输出时钟的占空比达到50%,其它各级倍频校正电路依次对上一级倍频校正电路输出的时钟信号进行2倍频。7.如权利要求6所述的倍频电路的占空比校正系统,其特征在于,每1级所述倍频校正电路均包括第一校正单元与第二校正单元,所述第一校正单元采样输入时钟的上升沿和/或下降沿并根据上升沿和下降沿信息转化为脉冲信号,所述第二校正单元根据所述脉冲信号对输出时钟的占空比进行校正。8.如权利要求6所述的倍频电路的占空比校正系统,其特征在于,所述脉冲信号包括第一脉冲信号及第二脉冲信号,所述第一脉冲信号为采样输入时钟信号的上升沿或下降沿而转化形成的脉冲信号,所述第二脉冲信号为采样输入时钟的上升沿和下降沿而转化形成的脉冲信号,且所述第二脉冲信号的频率为第一脉冲信号频率的2倍。9.如权利要求8所述的倍频电路的占空比校正系统,其特征在于,第1级所述倍频校正电路的第二校正单元根据其第一校正单元输出的第一脉冲信号对输出时钟的占空比进行校正,直到输出时钟的占空比为50%。10.如权利要求9所述的倍频电路的占空比校正系统,其特征在于,其它各级倍频校正电路的第二校正单元根据其同级倍频校正电路的第一校正单元输出的第二脉冲信号对输出时钟的占空比进行校正,直到输出时钟的占空比为50%。
技术总结
本发明公开了一种倍频电路的占空比校正方法,其包括如下步骤:a.采样输入时钟的上升沿、下降沿并根据上升沿、下降沿信息转化为脉冲信号且获得频率信息;b.将所述脉冲信号转化为锯齿波信号,并获取另一含有占空比偏移量的信号;c.差分比较所述锯齿波信号和含有占空比偏移量的信号,获得对比结果;d.差分放大对比结果并获得含有占空比偏移量的信号,重复步骤b至d,直到差分比较输出的时钟的占空比为50%。同时本发明还公开了一种倍频电路的占空比校正系统。本发明方案的芯片占用面积很小,更有利于实现芯片的高度集成化;还可实现多倍频,获得更多频率值的输出时钟,提高了使用范围;同时还对输出时钟的占空比进行精准校正,保证了输出时钟频率的稳定。保证了输出时钟频率的稳定。保证了输出时钟频率的稳定。
技术研发人员:吕亚兰 郭向阳 冯冉冉
受保护的技术使用者:四川和芯微电子股份有限公司
技术研发日:2022.10.25
技术公布日:2023/2/3