基于浪涌电流限制的自增益控制音频处理系统的制作方法
【技术领域】
[0001]本发明涉及一种音频处理系统,具体是指一种基于浪涌电流限制的自增益控制音频处理系统。
【背景技术】
[0002]音频接收设备已经是日常生活、学习、工作中不可缺少的工具,但是在使用过程中由于某些原因,如切换频道、播放广告等,其内部音频处理系统无法进行增益控制,使信号输出时会出现音量大小不一的情况,严重影响用户的收听效果。
【发明内容】
[0003]本发明的目的在于解决目前的音频处理系统无法进行增益控制、消除了限流型的尚功率损耗、减流型的锁定效应的缺陷,提供一种能够实现增益控制的基于浪涌电流限制的自增益控制音频处理系统。
[0004]本发明的目的通过下述技术方案现实:基于浪涌电流限制的自增益控制音频处理系统,由信号采集电路,与信号采集电路相连接的信号调试电路,同时与信号调试电路和信号采集电路相连接的线性驱动电路,与信号调试电路相连接的自增益控制电路,与线性驱动电路相连接的信号处理电路,以及串接在信号调试电路与自增益控制电路之间的浪涌电流限制电路组成。所述的浪涌电流限制电路是由PDP型林顿管Ql,PDP型林顿管Q2,三极管VT8,电感L,P极顺次经稳压二极管D5、极性电容C10、电阻R19、可变电阻R20后与三极管VT8的集电极相连接、N极顺次经二极管D6、可调电阻R28后与三极管VT8的发射极相连接的稳压二极管D4,正极与三极管VT8的集电极相连接、负极经电阻R22后与三极管VT8的基极相连接的极性电容Cl I,一端与极性电容Cl I的负极相连接、另一端与稳压二极管D4的N极相连接的电阻R21,正极经电阻R25后与电阻R28与三极管VT8的集电极的连接点相连接、负极接地的极性电容C12,N极与三极管VT8的集电极相连接、P极顺次经电阻R26、极性电容C13后与PDP型林顿管Q2的发射极相连接的稳压二极管D7,负极与PDP型林顿管Q2的基极相连接、正极经热敏电阻R27后与PDP型林顿管Ql的集电极相连接的极性电容C14,以及P极顺次经电阻R24、电阻R23后与二极管D6与可调电阻R28的连接点相连接、N极经电阻R26与极性电容C13的连接点后与自增益控制电路相连接的二极管D8组成;所述电感L并连在二极管D8的P极和N极两端;所述二极管D8与电阻R24的连接点与极性电容ClO与二极管D5的连接点相连接;所述PDP型林顿管Ql的基极与二极管D7的P极相连接、其发射极接地;所述PDP型林顿管Q2的集电极与三极管VT8的集电极相连接;电阻R19与极性电容ClO的连接点与信号调试电路相连接。
[0005]所述的线性驱动电路由驱动芯片U,三极管VT4,三极管VT5,三极管VT6,三极管VT7,正极与信号调试电路相连接、负极经电阻R12后与驱动芯片U的INl管脚相连接的极性电容C7,一端与三极管VT4的集电极相连接、另一端经电阻R14后与三极管VT6的基极相连接的电阻R13,正极与三极管VT4的基极相连接、负极与驱动芯片U的INl管脚相连接的极性电容C9,正极与驱动芯片U的IN2管脚相连接、负极接地的极性电容C8,一端与三极管VT4的发射极相连接、另一端与三极管VT5的基极相连接的电阻R16,一端与三极管VT5的基极相连接、另一端与三极管VT6的基极相连接的电阻R15,N极与三极管VT4的集电极相连接、P极与三极管VT5的集电极相连接的二极管D3,正相端与三极管VT4的集电极相连接、反相端与三极管VT7集电极相连接的非门K,一端与三极管VT7发射极相连接、另一端经电阻R17后与三极管VT6的发射极相连接的电阻R18,以及P极与非门K的反相端相连接、N极与电阻R17和电阻R18的连接点相连接的二极管D2组成;所述驱动芯片U的VCC管脚与三极管VT4的基极相连接、END管脚接地、OUT管脚与三极管VT5的集电极相连接,三极管VT5的集电极还与三极管VT7的基极相连接、其发射极与三极管家VT6的基极相连接,三极管VT6的集电极接地,二极管D2的N极同时与信号采集电路以及信号处理电路相连接。
[0006]所述的信号采集电路包括电位器R1,电阻R4,电阻R5,极性电容Cl,极性电容C3,三极管VTl ;三极管VTl的集电极与信号调试电路相连接、其发射极则经电阻R5和电位器Rl后作为信号输入端、其基极经极性电容Cl后与电位器Rl的滑动端相连接,极性电容C3与电阻R5相并联,电阻R4的一端与信号调试电路相连接、另一端则与电阻R5和电位器Rl的连接点相连接,所述电阻R5和电位器Rl的连接点同时与二极管D2的N极以及信号处理电路相连接。
[0007]所述的信号调试电路由三极管VT2,负极与三极管VT2的基极相连接、正极与电阻R4相连接的极性电容C2,一端与三极管VT2的发射极相连接、另一端与三极管VTl的集电极相连接的电位器R3,以及一端与三极管VT2的发射极相连接、另一端与极性电容C2的正极相连接的电位器R2组成;所述三极管VT2的发射极还与电阻R19与极性电容ClO的连接点相连接、其集电极则与极性电容C7的正极相连接,电位器R2和电位器R3的滑动端均与三极管VT2的发射极相连接。
[0008]所述的信号处理电路由三极管VT4,一端与三极管VT4的集电极相连接、另一端与自增益控制电路相连接的电阻R9,一端与三极管VT4的发射极相连接、另一端经电阻R7后接地的电阻R8,以及一端与三极管VT4的基极相连接、另一端则与二极管D2的N极相连接的电阻R6组成,电阻R8和电阻R7的连接点与自增益控制电路相连接。
[0009]所述的自增益控制电路由运算放大器P,三极管VT3,二极管Dl,负极与运算放大器P的正相输入端相连接、正极则与二极管D8的N极相连接的极性电容C4,负极与运算放大器P的正相输入端相连接、正极与三极管VT3的发射极相连接的极性电容C5,一端与三极管VT3的集电极相连接、另一端接地的电阻R10,正极与三极管VT3的基极相连接、负极接地的极性电容C6,以及一端与二极管Dl的P极相连接、另一端与运算放大器P的VS+管脚相连接的电阻Rll组成;所述运算放大器P的反相端与电阻R9相连接、其VS-管脚与外部电源相连接、输出端与电阻R8和电阻R7的连接点相连接,二极管Dl的P极与外部电源相连接、其N极则与三极管VT3的发射极相连接。
[0010]所述的驱动芯片U为LM387集成芯片。
[0011]本发明与现有技术相比具有以下优点及有益效果:
[0012](I)本发明采用了浪涌电流限制电路,该电路消除了限流型的高功率损耗、减流型的锁定效应的缺陷,为音频处理系统能正常的进行增益控制提供了稳定的电路电流。
[0013](2)本发明与现有技术相比设置了自增益控制电路,通过自增益控制电路的控制使音频信号输入的幅度一致,从而避免出现切换频道、播放广告时音量大小不一的情况。
[0014](3)本发明同时设置有线性驱动电路,其使音频处理系统在进行增益控制的同时更加稳定。
【附图说明】
[0015]图1为本发明的整体结构示意图。
[0016]图2为本发明线性驱动电路的结构示意图。
[0017]图3为本发明浪涌电流限制电路的结构示意图。
【具体实施方式】
[0018]下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式并不限于此。
[0019]实施例
[0020]如图1所示,本发明的基于浪涌电流限制的自增益控制音频处理系统,由信号采集电路,与信号采集电路相连接的信号调试电路,同时与信号调试电路和信号采集电路相连接的线性驱动电路,与信号调试电路相连接的自增益控制电路,与线性驱动电路相连接的信号处理电路,以及串接在信号调试电路与自增益控制电路之间的浪涌电流限制电路组成。
[0021 ] 所述浪涌电流限制电路如图3所示,由PDP型林顿管Ql,PDP型林顿管Q2,三极管VT8,电阻R19,电阻R20,电阻R21,电阻R22,电阻R23,电阻R24,电阻R25,电阻R26,热敏电阻R27,电阻R28,极性电容C10,极性电容C11,极性电容C12,极性电容C13,极性电容C14,稳压二极管D4,稳压二极管D5,二极管D6,稳压二极管D7,二极管D8,以及电感L组成。
[0022]该电路实施时,稳压二极管D4的P极顺次经稳压二极管D5、极性电容C10、电阻R19、可变电阻R20后与三极管VT8的集电极相连接、N极顺次经二极管D6、可调电阻R28后与三极管VT8的发射极相连接。极性电容Cll的正极与三极管VT8的集电极相连接、负极经电阻R22后与三极管VT8的基极相连接。电阻R21的一端与极性电容Cll的负极相连接、另一端与稳压二极管D4的N极相连接。极性电容C12的正极经电阻R25后与电阻R28与三极管VT8的集电极的连接点相连接、负极接地。
[0023]稳压二极管D7的N极与三极管VT8的集电极相连接、P极顺次经电阻R26、极性电容C13后与PDP型林顿管Q2的发射极相连接。极性电容C14的负极与PDP型林顿管Q2的基极相连接、正极经热敏电阻R27后与PDP型林顿管Ql的集电极相连接。二极管D8的P极顺次经电阻R24、电阻R23后与二极管D6与可调电阻R28的连接点相连接、N极经电阻R26与极性电容C13的连接点后与自增益控制电路相连接。
[0024]所述电感L并连在二极管D8的P极和N极两端;所述二极管D8与电阻R24的连接点与极性电容ClO与二极管D5的连接点相连接;所述PDP型林顿管Ql的基极与二极管D7的P极相连接、其发射极接地;所述PDP型林顿管Q2的集电极与三极管VT8的集电极相连接;电阻R19与极性电容ClO的连接点与信号调试电路相连接。
[0025]为了更好的实施本发明,该电路中的可变电阻R20优先采用金属氧化物可变电阻,其可变值范围5 Ω?25Ω ;热敏电阻R27则采用负温度系数热敏电阻,用于限制启动浪通电流。
[0026]如图2所示,本发明的线性驱动电路由驱动芯片U,三极管VT4,三极管VT5,三极管VT6,三极管VT7,电阻R12,电阻R13,电阻R14,电阻R15,电阻R16,电阻R17,电阻R18,极性电容C7,极性电容C8,极性电容C9,二极管D2,二极管D3,以及非门K组成。
[0027]连接时,极性电容C7的正极与信号调试电路相连接、负极经电阻R12后与驱动芯片U的INl管脚相连接。电阻R13的一端与三极管VT4的集电极相连接、另一端经电阻R14后与三极管VT6的基极相连接。极性电容C9的正极与三极管VT4的基极相连接、负极与驱动芯片U的INl管脚相连接。
[0028]极性电容C8的正极与驱动芯片U的IN2管脚相连接、负极接地。电阻R16的一端与三极管VT4的发射极相连接、另一端与三极管VT5的基极相连接。一端