1.一种分块独立曝光的CMOS图像传感器像素结构,其特征是,由像素阵列、行驱动电路、列处理电路、数据寄存器、时序控制以及偏置电路构成,像素阵列分割为大小相同的矩形像素块,每个像素单元除包括一个5管全局曝光像素之外还包括,一个逻辑单元、一条行选曝光控制信号SEL_H_x、一条列选曝光控制信号SEL_V_y,输入到像素的光电二极管PD复位信号RSTPD_mult,其中x和y分别代表像素块的行号和列号,x范围是0到A-1,y范围是0到B-1,其中A和B是像素块的总行数和总列数;SEL_H_x、SEL_V_y和RSTPD_mult输入逻辑单元,逻辑单元通过对上述三个信号进行逻辑操作后产生每个像素所需要的PD复位信号RST_PD_x_y,RST_PD_x_y连接到普通全局曝光像素的RSTPD端;上述逻辑单元的作用是在SEL_H_x和SEL_V_y都有效的条件下,将RSTPD_mult的信号传输到RST_PD_x_y,若SEL_H_x和SEL_V_y中任一信号为无效状态,则RST_PD_x_y输出使RSTPD无效的电平;RSTPD_mult在整个曝光时间内为K个脉冲,脉冲位置根据需要配置,外部控制电路根据当前分块所需的曝光时间,在需要复位的时间点将该块像素的SEL_H_x和SEL_V_y同时置为有效,则由逻辑单元在该时刻产生出一个RSTPD_x_y的脉冲,给PD复位,脉冲结束后,PD开始积分直到读出阶段开始。
2.如权利要求1所述的分块独立曝光的CMOS图像传感器像素结构,其特征是,在像素工作时,RSTPD_mult产生K个复位脉冲,根据时序电路的控制,第m行第n列像素块在需要复位的时刻产生SEL_H_m和SEL_V_n的有效电平,与RSTPD_mult的复位脉冲共同对该块像素进行复位,各个像素会在这K个复位脉冲时刻中的某一个时刻产生有效的SEL_H和SEL_V信号,从而复位,具体复位时刻由时序电路控制;在达到预定的曝光时间之后,RSTFD信号对所有像素的FD进行复位,接着传输管控制信号TX控制所有像素的PD电荷传输到FD中,接着开始下一次曝光的复位,同时各行像素在行选读出信号控制下,逐行选通将像素数据经过列处理电路和数据寄存器读出到芯片外。
3.一种分块独立曝光的CMOS图像传感器像素结构控制方法,其特征是,在像素阵列、行驱动电路、列处理电路、数据寄存器、时序控制以及偏置电路构成的分块独立曝光的CMOS图像传感器像素结构基础上,增加一个逻辑单元、一条行选曝光控制信号SEL_H_x、一条列选曝光控制信号SEL_V_y,将输入到像素的PD复位信号RSTPD修改为RSTPD_mult,其中x和y分别代表像素块的行号和列号,x范围是0到A-1,y范围时0到B-1,其中A和B是像素块的总行数和总列数;SEL_H_x、SEL_V_y和RSTPD_mult输入逻辑单元,逻辑单元通过对上述三个信号进行逻辑操作后产生每个像素所需要的PD复位信号RST_PD_x_y,RST_PD_x_y连接到普通全局曝光像素的RSTPD端;上述逻辑单元的作用是在SEL_H_x和SEL_V_y都有效的条件下,将RSTPD_mult的信号传输到RST_PD_x_y,若SEL_H_x和SEL_V_y中任一信号为无效状态,则RST_PD_x_y输出使RSTPD无效的电平;RSTPD_mult在整个曝光时间内为K个脉冲,脉冲位置根据需要配置,外部控制电路根据当前分块所需的曝光时间,在需要复位的时间点将该块像素的SEL_H_x和SEL_V_y同时置为有效,则由逻辑单元在该时刻产生出一个RSTPD_x_y的脉冲,给PD复位,脉冲结束后,PD开始积分知道读出阶段开始。