一种液晶电视电路系统及接口的制作方法

文档序号:18981949发布日期:2019-10-29 03:51阅读:699来源:国知局
一种液晶电视电路系统及接口的制作方法

本发明涉及液晶电视技术领域,特别涉及一种液晶电视电路系统及接口。



背景技术:

tcon板为液晶电视内部必备的功能模块,其功能为将机芯板发送的数据信号格式(v-by-one、lvds、edp等格式)转化为液晶屏上sourceic能识别的数据信号格式(minilvds、usi-t、isp、epi等格式),并提供上屏时序控制信号,保证机芯板发送的图像数据能被液晶屏正确的显示。tcon模块主要功能区域包括tcon主控部分和tcon驱动部分,传统方式上,tcon主控部分由专用的tcon主控ic实现,主要功能为将数据信号格式进行转换以及产生tcon控制信号,tcon驱动部分由专用的驱动ic实现,主要功能为产生屏正常工作需要的各路电压并将主控ic提供的tcon控制信号转换为屏能识别的控制信号。

在传统的液晶电视中,该tcon模块板往往由液晶屏厂家提供,从整机电路系统角度,搭配该tcon模块的机芯板可称为标准机芯板,其搭配的屏类型(opencell+tcon板)可称为标准屏。传统的电路系统架构如图1所示(以液晶电视为例,机芯输出上屏接口一般为v-by-one,简写为vbo接口)。

而随着液晶电视行业的技术发展,当前很多机芯主控soc芯片已集成了tcon主控功能,从电视整机系统角度,可省掉单独的tcon主控ic,实现系统的有效降本。由于tcon控制信号及上屏数据信号均由机芯主控soc产生,故普遍的开发方式是将tcon驱动部分与机芯主体排版在同一块pcb上。该种方式将tcon模块集成在机芯板上,从电路系统角度,该直接搭配opencell的机芯板可称为tconless机芯板,其搭配的屏类型(仅opencell)可称为tconless屏。

当前,不同屏厂家制造的液晶屏技术方案各异,导致配不同屏厂玻璃的tcon驱动方案和上屏数据格式均不同。而在电视整机项目的实际开发中,同一个机芯方案往往会搭配不同屏厂的玻璃,由于国内外显示屏玻璃厂家对于屏输入端接口未形成统一的标准,导致驱动电路实现方案接口不一;而采用集成电路板信号处理+屏驱动模式,需要开发不一样接口的电路,导致开发效率低下、集成电路板通用型差,开发成本过高。

因而现有技术还有待改进和提高。



技术实现要素:

鉴于上述现有技术的不足之处,本发明的目的在于提供一种液晶电视电路系统及接口,通过设置含有80个pin脚的ffc接口,使得所述ffc接口能够适配不同的液晶显示屏,且能够与现有标准的vbo接口在pcb板上兼容放置,节省电路设计面积,拓展了应用范围。

为了达到上述目的,本发明采取了以下技术方案:

一种液晶电视电路系统,包括tcon驱动模块和机芯板,所述tcon驱动模块集成了tcon驱动部分、上屏接口和ffc接口,所述机芯板包括机芯主控soc芯片,并集成有ffc接口;所述上屏接口用于连接tcon驱动模块和tconless屏,所述ffc接口用于连接tcon驱动模块和机芯板。

所述的液晶电视电路系统中,所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区。

所述电平转换区用于输入mclk信号、gclk信号、stv信号、clk1信号和clk2信号;所述接口检测区用于将外部屏驱动数据转换成v-by-one接口数据;所述spi区用于与具有demura功能的屏进行spi通信;所述i2c区用于机芯主控soc芯片与tcon驱动部分的芯片i2c通信;所述显示数据区用于输出屏接口所需的显示数据;所述lock区用于输入lock信号;所述tbd区用于输入自定义信号;所述vin区用于tcon驱动模块供电输入;所述gnd区用于接地。

所述的液晶电视电路系统中,所述ffc接口的pin脚定义中,所述ffc接口的第1脚的定义为gnd,所述ffc接口的第2脚定义为clk2,所述ffc接口的第3脚定义为clk1,所述ffc接口的第4脚定义为gclk,所述ffc接口的第5脚定义为stv,所述ffc接口的第6脚定义为gnd,所述ffc接口的第7脚定义为mclk,所述ffc接口的第8脚定义为gnd,所述ffc接口的第9脚定义为tbd,所述ffc接口的第10脚定义为hptdn_vbo,所述ffc接口的第11脚定义为lockn_vbo,所述ffc接口的第12脚定义为gnd,所述ffc接口的第13脚定义为spi_dck,所述ffc接口的第14脚定义为gnd,所述ffc接口的第15脚定义为spi_do,所述ffc接口的第16脚定义为gnd,所述ffc接口的第17脚定义为spi_di,所述ffc接口的第18脚定义为gnd,所述ffc接口的第19脚定义为spi_cs,所述ffc接口的第20脚定义为gnd,所述ffc接口的第21脚定义为spi_wp,所述ffc接口的第22脚定义为gnd,所述ffc接口的第23脚定义为iic_scl,所述ffc接口的第24脚定义为iic_scl,所述ffc接口的第25脚定义为gnd,所述ffc接口的第26脚定义为tbd,所述ffc接口的第27脚定义为tbd,所述ffc接口的第28脚定义为gnd,所述ffc接口的第29脚定义为data1+,所述ffc接口的第30脚定义为data1-,所述ffc接口的第31脚定义为gnd,所述ffc接口的第32脚定义为data2+,所述ffc接口的第33脚定义为data2-,所述ffc接口的第34脚定义为gnd,所述ffc接口的第35脚定义为data3+,所述ffc接口的第36脚定义为data3-,所述ffc接口的第37脚定义为gnd,所述ffc接口的第38脚定义为data4+,所述ffc接口的第39脚定义为data4-,所述ffc接口的第40脚定义为gnd,所述ffc接口的第41脚定义为data5+,所述ffc接口的第42脚定义为data5-,所述ffc接口的第43脚定义为gnd,所述ffc接口的第44脚定义为data6+,所述ffc接口的第45脚定义为data6-,所述ffc接口的第46脚定义为gnd,所述ffc接口的第47脚定义为gnd,所述ffc接口的第48脚定义为data7+,所述ffc接口的第49脚定义为data7-,所述ffc接口的第50脚定义为gnd,所述ffc接口的第51脚定义为data8+,所述ffc接口的第52脚定义为data8-,所述ffc接口的第53脚定义为gnd,所述ffc接口的第54脚定义为data9+,所述ffc接口的第55脚定义为data9-,所述ffc接口的第56脚定义为gnd,所述ffc接口的第57脚定义为data10+,所述ffc接口的第58脚定义为data10-,所述ffc接口的第59脚定义为gnd,所述ffc接口的第60脚定义为data11+,所述ffc接口的第61脚定义为data11-,所述ffc接口的第62脚定义为gnd,所述ffc接口的第63脚定义为data12+,所述ffc接口的第64脚定义为data12-,所述ffc接口的第65脚定义为gnd,所述ffc接口的第66脚定义为lock,所述ffc接口的第67脚定义为gnd,所述ffc接口的第68脚定义为gnd,所述ffc接口的第69脚定义为gnd,所述ffc接口的第70脚定义为gnd,所述ffc接口的第71脚定义为gnd,所述ffc接口的第72脚定义为nc,所述ffc接口的第73脚定义为vdd_12,所述ffc接口的第74脚定义为vdd_12,所述ffc接口的第75脚定义为vdd_12,所述ffc接口的第76脚定义为vdd_12,所述ffc接口的第77脚定义为vdd_12,所述ffc接口的第78脚定义为vdd_12,所述ffc接口的第79脚定义为vdd_12,所述ffc接口的第80脚定义为vdd_12。

所述的液晶电视电路系统中,所述tcon驱动部分包括pmic、pgammaic、levelshifteric配屏驱动专用ic及配套外围电路。

所述的液晶电视电路系统中,所述tcon驱动模块和机芯板之间通过缆线连接。

所述的液晶电视电路系统中,所述缆线为ffc线。

所述的液晶电视电路系统中,所述机芯板还集成有vbo接口。

一种ffc接口,所述ffc接口应用于如上所述的液晶电视电路系统,用于连接机芯板和tcon驱动模块。

所述的ffc接口,所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区。

所述电平转换区用于输入mclk信号、gclk信号、stv信号、clk1信号和clk2信号;所述接口检测区用于将外部屏驱动数据转换成v-by-one接口数据;所述spi区用于与具有demura功能的屏进行spi通信;所述i2c区用于机芯主控soc芯片与tcon驱动部分的芯片i2c通信;所述显示数据区用于输出屏接口所需的显示数据;所述lock区用于输出lock信号;所述tbd区用于输出自定义信号;所述vin区用于tcon驱动模块供电输入;所述gnd区用于接地。

所述的ffc接口中,所述ffc接口的pin脚定义中,所述ffc接口的第1脚的定义为gnd,所述ffc接口的第2脚定义为clk2,所述ffc接口的第3脚定义为clk1,所述ffc接口的第4脚定义为gclk,所述ffc接口的第5脚定义为stv,所述ffc接口的第6脚定义为gnd,所述ffc接口的第7脚定义为mclk,所述ffc接口的第8脚定义为gnd,所述ffc接口的第9脚定义为tbd,所述ffc接口的第10脚定义为hptdn_vbo,所述ffc接口的第11脚定义为lockn_vbo,所述ffc接口的第12脚定义为gnd,所述ffc接口的第13脚定义为spi_dck,所述ffc接口的第14脚定义为gnd,所述ffc接口的第15脚定义为spi_do,所述ffc接口的第16脚定义为gnd,所述ffc接口的第17脚定义为spi_di,所述ffc接口的第18脚定义为gnd,所述ffc接口的第19脚定义为spi_cs,所述ffc接口的第20脚定义为gnd,所述ffc接口的第21脚定义为spi_wp,所述ffc接口的第22脚定义为gnd,所述ffc接口的第23脚定义为iic_scl,所述ffc接口的第24脚定义为iic_scl,所述ffc接口的第25脚定义为gnd,所述ffc接口的第26脚定义为tbd,所述ffc接口的第27脚定义为tbd,所述ffc接口的第28脚定义为gnd,所述ffc接口的第29脚定义为data1+,所述ffc接口的第30脚定义为data1-,所述ffc接口的第31脚定义为gnd,所述ffc接口的第32脚定义为data2+,所述ffc接口的第33脚定义为data2-,所述ffc接口的第34脚定义为gnd,所述ffc接口的第35脚定义为data3+,所述ffc接口的第36脚定义为data3-,所述ffc接口的第37脚定义为gnd,所述ffc接口的第38脚定义为data4+,所述ffc接口的第39脚定义为data4-,所述ffc接口的第40脚定义为gnd,所述ffc接口的第41脚定义为data5+,所述ffc接口的第42脚定义为data5-,所述ffc接口的第43脚定义为gnd,所述ffc接口的第44脚定义为data6+,所述ffc接口的第45脚定义为data6-,所述ffc接口的第46脚定义为gnd,所述ffc接口的第47脚定义为gnd,所述ffc接口的第48脚定义为data7+,所述ffc接口的第49脚定义为data7-,所述ffc接口的第50脚定义为gnd,所述ffc接口的第51脚定义为data8+,所述ffc接口的第52脚定义为data8-,所述ffc接口的第53脚定义为gnd,所述ffc接口的第54脚定义为data9+,所述ffc接口的第55脚定义为data9-,所述ffc接口的第56脚定义为gnd,所述ffc接口的第57脚定义为data10+,所述ffc接口的第58脚定义为data10-,所述ffc接口的第59脚定义为gnd,所述ffc接口的第60脚定义为data11+,所述ffc接口的第61脚定义为data11-,所述ffc接口的第62脚定义为gnd,所述ffc接口的第63脚定义为data12+,所述ffc接口的第64脚定义为data12-,所述ffc接口的第65脚定义为gnd,所述ffc接口的第66脚定义为lock,所述ffc接口的第67脚定义为gnd,所述ffc接口的第68脚定义为gnd,所述ffc接口的第69脚定义为gnd,所述ffc接口的第70脚定义为gnd,所述ffc接口的第71脚定义为gnd,所述ffc接口的第72脚定义为nc,所述ffc接口的第73脚定义为vdd_12,所述ffc接口的第74脚定义为vdd_12,所述ffc接口的第75脚定义为vdd_12,所述ffc接口的第76脚定义为vdd_12,所述ffc接口的第77脚定义为vdd_12,所述ffc接口的第78脚定义为vdd_12,所述ffc接口的第79脚定义为vdd_12,所述ffc接口的第80脚定义为vdd_12。

相较于现有技术,本发明提供的液晶电视电路系统及接口,所述液晶电视电路系统包括tcon驱动模块和机芯板,所述tcon驱动模块集成了tcon驱动部分、上屏接口和ffc接口,所述机芯板包括机芯主控soc芯片,并集成有ffc接口;所述上屏接口用于连接tcon驱动部分和tconless屏,所述ffc接口用于连接tcon驱动模块和机芯板,所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区;本发明通过设置含有80个pin脚的ffc接口,将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的vbo接口在pcb板上兼容放置,节省电路设计面积,拓展了应用范围。

附图说明

图1为现有液晶电视电路系统框架图;

图2为本发明提供的液晶电视电路系统框架图;

图3为本发明提供的ffc接口及其外围电路的电路原理图。

具体实施方式

本发明提供的液晶电视电路系统及接口,通过设置含有80个pin脚的ffc接口,将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的vbo接口在pcb板上兼容放置,节省电路设计面积,拓展了应用范围。

为使本发明的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。

请参阅图2,本发明提供的液晶电视电路系统,包括tcon驱动模块和机芯板,所述tcon驱动模块集成了tcon驱动部分、上屏接口和ffc接口,所述机芯板包括机芯主控soc芯片,并集成有ffc接口;所述上屏接口用于连接tcon驱动部分和tconless屏,所述ffc接口用于连接tcon驱动模块和机芯板,通过使用一种全新的ffc接口,将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,即能够应用于现有任何的tconless显示屏方案,进而拓展了应用范围,且所述ffc接口能够与现有标准的vbo接口在pcb板上兼容放置,能够有效的节省电路设计面积。

进一步地,请一并参阅图3,所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区;所述电平转换区用于输入mclk信号、gclk信号、stv信号、clk1信号和clk2信号;所述接口检测区用于将外部屏驱动数据转换成v-by-one接口数据;所述spi区用于与具有demura功能的屏进行spi通信;所述i2c区用于机芯主控soc芯片与tcon驱动部分的芯片i2c通信;所述显示数据区用于输出屏接口所需的显示数据;所述lock区用于输入lock信号;所述tbd区用于输入自定义信号;所述vin区用于tcon驱动模块供电输入;所述gnd区用于接地。

具体实施时,pin2~pin8定义为电平转换区,具体可为屏驱动控制levelshift所需的5个信号,即分别为mclk信号、gclk信号、stv信号、clk1信号和clk2信号;pin10~pin11定义为接口检测区,作为机芯主控soc芯片的接口检测脚,可通过外部模块做不同屏驱动数据转换,即将外部屏驱动数据转换成v-by-one接口数据,用于电路检测;pin12~pin22定义为spi区,具体为spi通信协议信号脚,可用于与具有demura功能的屏进行spi通信;pin23~pin24定义为i2c区,可用于机芯主控soc芯片与tcon驱动部分的芯片i2c通信,可对外围电路进行数据烧录;pin9、pin26和pin27定义为tbd区,作为可扩展引脚,用户可以自定义使用;pin28~pin65定义为显示数据区,能够兼容epi、ceds、chpi、usi-t、cspi等屏接口所需的全部12组数据对,并且能够支持1.5gbps、3.0gbps、4.0gbps传输速率;pin66定义为lock区,具体为lock信号脚;pin73~pin80定义为vin区,具体用于tcon驱动模块供电输入,pin1、pin25、pin67~pin71为gnd区,具体为接地引脚,所述ffc接口包含了可支持epi、ceds、chpi、usi-t、cspi等接口所需的数据信号、clk信号和驱动控制信号,以及驱动电路所需的供电线路,能够支持43寸~65寸的液晶显示屏的应用,通用性广。

进一步地,所述ffc接口的第1脚的定义为gnd,所述ffc接口的第2脚定义为clk2,所述ffc接口的第3脚定义为clk1,所述ffc接口的第4脚定义为gclk,所述ffc接口的第5脚定义为stv,所述ffc接口的第6脚定义为gnd,所述ffc接口的第7脚定义为mclk,所述ffc接口的第8脚定义为gnd,所述ffc接口的第9脚定义为tbd,所述ffc接口的第10脚定义为hptdn_vbo,所述ffc接口的第11脚定义为lockn_vbo,所述ffc接口的第12脚定义为gnd,所述ffc接口的第13脚定义为spi_dck,所述ffc接口的第14脚定义为gnd,所述ffc接口的第15脚定义为spi_do,所述ffc接口的第16脚定义为gnd,所述ffc接口的第17脚定义为spi_di,所述ffc接口的第18脚定义为gnd,所述ffc接口的第19脚定义为spi_cs,所述ffc接口的第20脚定义为gnd,所述ffc接口的第21脚定义为spi_wp,所述ffc接口的第22脚定义为gnd,所述ffc接口的第23脚定义为iic_scl,所述ffc接口的第24脚定义为iic_scl,所述ffc接口的第25脚定义为gnd,所述ffc接口的第26脚定义为tbd,所述ffc接口的第27脚定义为tbd,所述ffc接口的第28脚定义为gnd,所述ffc接口的第29脚定义为data1+,所述ffc接口的第30脚定义为data1-,所述ffc接口的第31脚定义为gnd,所述ffc接口的第32脚定义为data2+,所述ffc接口的第33脚定义为data2-,所述ffc接口的第34脚定义为gnd,所述ffc接口的第35脚定义为data3+,所述ffc接口的第36脚定义为data3-,所述ffc接口的第37脚定义为gnd,所述ffc接口的第38脚定义为data4+,所述ffc接口的第39脚定义为data4-,所述ffc接口的第40脚定义为gnd,所述ffc接口的第41脚定义为data5+,所述ffc接口的第42脚定义为data5-,所述ffc接口的第43脚定义为gnd,所述ffc接口的第44脚定义为data6+,所述ffc接口的第45脚定义为data6-,所述ffc接口的第46脚定义为gnd,所述ffc接口的第47脚定义为gnd,所述ffc接口的第48脚定义为data7+,所述ffc接口的第49脚定义为data7-,所述ffc接口的第50脚定义为gnd,所述ffc接口的第51脚定义为data8+,所述ffc接口的第52脚定义为data8-,所述ffc接口的第53脚定义为gnd,所述ffc接口的第54脚定义为data9+,所述ffc接口的第55脚定义为data9-,所述ffc接口的第56脚定义为gnd,所述ffc接口的第57脚定义为data10+,所述ffc接口的第58脚定义为data10-,所述ffc接口的第59脚定义为gnd,所述ffc接口的第60脚定义为data11+,所述ffc接口的第61脚定义为data11-,所述ffc接口的第62脚定义为gnd,所述ffc接口的第63脚定义为data12+,所述ffc接口的第64脚定义为data12-,所述ffc接口的第65脚定义为gnd,所述ffc接口的第66脚定义为lock,所述ffc接口的第67脚定义为gnd,所述ffc接口的第68脚定义为gnd,所述ffc接口的第69脚定义为gnd,所述ffc接口的第70脚定义为gnd,所述ffc接口的第71脚定义为gnd,所述ffc接口的第72脚定义为nc,所述ffc接口的第73脚定义为vdd_12,所述ffc接口的第74脚定义为vdd_12,所述ffc接口的第75脚定义为vdd_12,所述ffc接口的第76脚定义为vdd_12,所述ffc接口的第77脚定义为vdd_12,所述ffc接口的第78脚定义为vdd_12,所述ffc接口的第79脚定义为vdd_12,所述ffc接口的第80脚定义为vdd_12,具体地如下表所示:

进一步地,所述ffc接口的外围设置有第一电阻r1、第二电阻r2、第三电阻r3、第四电阻r4、第五电阻r5、第六电阻r6和第七电阻r7,所述第一电阻r1的一端连接所述ffc接口的第2脚,所述第一电阻r1的另一端连接clk2信号端,所述第二电阻r2的一端连接所述ffc接口的第9脚,所述第二电阻r2的另一端连接3v3_nomal信号端;所述第三电阻r3的一端连接所述ffc接口的第10脚,所述第三电阻r3的另一端连接htpdn_vbo信号端;所述第四电阻r4的一端连接所述ffc接口的第26脚,所述第四电阻r4的另一端连接tbd2信号端,所述第五电阻r5的一端和第六电阻r6的一端连接所述ffc接口的第27脚,所述第五电阻r5的另一端连接tbd1信号端,所述第六电阻r6的另一端接地;所述第七电阻r7的一端连接所述ffc接口的第66脚,所述第七电阻r7的另一端连接3v3_nomal信号端,采用包含有80个pin脚的ffc接口,能够有效地解决主板使用不同显示屏驱动显示兼容性问题,在选配屏应用时,无需再更改接口电路;并且,所述ffc接口能够与现有行业标准v-by-one接口在pcb上兼容放置,能够节省电路设计面积。

进一步地,所述tcon驱动部分包括pmic、pgammaic、levelshifteric配屏驱动专用ic及配套外围电路,所述tcon驱动部分的输出端通过两个上屏接口与各家屏连接,其中所述上屏接口的pin脚数量均为68;所述tocn驱动部分的另一端通过ffc接口与机芯板连接,且对应的所述机芯板上也集成有ffc接口,优选地,tcon驱动模块和机芯板之间通过缆线连接,即tcon驱动模块中的tcon驱动部分的ffc接口通过缆线与机芯板中的ffc接口连接;进一步优选地,所述缆线为ffc线;同样,所述tcon驱动部分中的两个上屏接口通过ffc线与tconless屏连接,通过将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,进而拓展了应用范围。

更进一步地,所述机芯板还集成有vbo接口,所述ffc接口能够与vbo接口在pcb板上兼容放置,进而可有效节省电路设计面积。

本发明还对应提供了一种ffc接口,所述ffc接口应用于上述液晶电视电路系统中,用于连接通用fcc机芯板和tcon驱动模块;所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区;所述电平转换区用于输入mclk信号、gclk信号、stv信号、clk1信号和clk2信号;所述接口检测区用于将外部屏驱动数据转换成v-by-one接口数据;所述spi区用于与具有demura功能的屏进行spi通信;所述i2c区用于机芯主控soc芯片与tcon驱动部分的芯片i2c通信;所述显示数据区用于输出屏接口所需的显示数据;所述lock区用于输出lock信号;所述tbd区用于输出自定义信号;所述vin区用于tcon驱动模块供电输入;所述gnd区用于接地,通过设计包含有80个pin脚的ffc接口,将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏。

进一步地,所述ffc接口的第1脚的定义为gnd,所述ffc接口的第2脚定义为clk2,所述ffc接口的第3脚定义为clk1,所述ffc接口的第4脚定义为gclk,所述ffc接口的第5脚定义为stv,所述ffc接口的第6脚定义为gnd,所述ffc接口的第7脚定义为mclk,所述ffc接口的第8脚定义为gnd,所述ffc接口的第9脚定义为tbd,所述ffc接口的第10脚定义为hptdn_vbo,所述ffc接口的第11脚定义为lockn_vbo,所述ffc接口的第12脚定义为gnd,所述ffc接口的第13脚定义为spi_dck,所述ffc接口的第14脚定义为gnd,所述ffc接口的第15脚定义为spi_do,所述ffc接口的第16脚定义为gnd,所述ffc接口的第17脚定义为spi_di,所述ffc接口的第18脚定义为gnd,所述ffc接口的第19脚定义为spi_cs,所述ffc接口的第20脚定义为gnd,所述ffc接口的第21脚定义为spi_wp,所述ffc接口的第22脚定义为gnd,所述ffc接口的第23脚定义为iic_scl,所述ffc接口的第24脚定义为iic_scl,所述ffc接口的第25脚定义为gnd,所述ffc接口的第26脚定义为tbd,所述ffc接口的第27脚定义为tbd,所述ffc接口的第28脚定义为gnd,所述ffc接口的第29脚定义为data1+,所述ffc接口的第30脚定义为data1-,所述ffc接口的第31脚定义为gnd,所述ffc接口的第32脚定义为data2+,所述ffc接口的第33脚定义为data2-,所述ffc接口的第34脚定义为gnd,所述ffc接口的第35脚定义为data3+,所述ffc接口的第36脚定义为data3-,所述ffc接口的第37脚定义为gnd,所述ffc接口的第38脚定义为data4+,所述ffc接口的第39脚定义为data4-,所述ffc接口的第40脚定义为gnd,所述ffc接口的第41脚定义为data5+,所述ffc接口的第42脚定义为data5-,所述ffc接口的第43脚定义为gnd,所述ffc接口的第44脚定义为data6+,所述ffc接口的第45脚定义为data6-,所述ffc接口的第46脚定义为gnd,所述ffc接口的第47脚定义为gnd,所述ffc接口的第48脚定义为data7+,所述ffc接口的第49脚定义为data7-,所述ffc接口的第50脚定义为gnd,所述ffc接口的第51脚定义为data8+,所述ffc接口的第52脚定义为data8-,所述ffc接口的第53脚定义为gnd,所述ffc接口的第54脚定义为data9+,所述ffc接口的第55脚定义为data9-,所述ffc接口的第56脚定义为gnd,所述ffc接口的第57脚定义为data10+,所述ffc接口的第58脚定义为data10-,所述ffc接口的第59脚定义为gnd,所述ffc接口的第60脚定义为data11+,所述ffc接口的第61脚定义为data11-,所述ffc接口的第62脚定义为gnd,所述ffc接口的第63脚定义为data12+,所述ffc接口的第64脚定义为data12-,所述ffc接口的第65脚定义为gnd,所述ffc接口的第66脚定义为lock,所述ffc接口的第67脚定义为gnd,所述ffc接口的第68脚定义为gnd,所述ffc接口的第69脚定义为gnd,所述ffc接口的第70脚定义为gnd,所述ffc接口的第71脚定义为gnd,所述ffc接口的第72脚定义为nc,所述ffc接口的第73脚定义为vdd_12,所述ffc接口的第74脚定义为vdd_12,所述ffc接口的第75脚定义为vdd_12,所述ffc接口的第76脚定义为vdd_12,所述ffc接口的第77脚定义为vdd_12,所述ffc接口的第78脚定义为vdd_12,所述ffc接口的第79脚定义为vdd_12,所述ffc接口的第80脚定义为vdd_12。

综上所述,本发明提供的液晶电视电路系统及接口,所述液晶电视电路系统包括tcon驱动模块和机芯板,所述tcon驱动模块集成了tcon驱动部分、上屏接口和ffc接口,所述机芯板包括机芯主控soc芯片,并集成有ffc接口;所述上屏接口用于连接tcon驱动部分和tconless屏,所述ffc接口用于连接tcon驱动模块和机芯板,所述ffc接口的pin脚数量为80,pin脚功能区域包括电平转换区、接口检测区、spi区、i2c区、显示数据区、lock区、tbd区、vin区和gnd区;本发明通过设置含有80个pin脚的ffc接口,将所述ffc接口与tcon驱动模块和机芯板搭配之后,能够适配不同的液晶显示屏,且能够与现有标准的vbo接口在pcb板上兼容放置,节省电路设计面积,拓展了应用范围。

可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1