1.本发明涉及电控技术领域,尤其涉及一种数据校验加速方法、装置、计算机设备及存储介质。
背景技术:2.在使用上位机对车辆电控单元进行标定监控时,需要对电控单元进行初始化,在初始化连接过程中,需要对电控单元的应用程序所在的数据区进行校验,由于数据区的数据量较大,因此,需要对数据进行分段校验。
3.在现有技术中,软件和上位机执行数据校验时,数据校验在中断处理程序中执行,每次校验的数据块的数据量大小一般设置为1k,以确保中断执行效率,随着软件功能的提升,需要进行校验的数据内容越来越大,现有的1k分段校验效率低,校验时间长,影响用户使用体验。
技术实现要素:4.本发明提供一种数据校验加速方法,在上位机允许的范围内扩大每次校验的数据块大小,解决了现有的数据校验效率低、耗时长的问题,提高数据校验的处理速度。
5.第一方面,本发明实施例提供了一种数据校验加速方法,包括以下步骤:获取待校验数据;基于预设数据块的标准数据量对所述待校验数据进行分段处理,确定多个校验块,所述校验块的校验数据量大小等于所述预设数据块的标准数据量大小;获取上位机发送的请求报文,判断所述请求报文是否为校验请求;若所述请求报文为校验请求,则执行异步校验处理程序对所述多个校验块进行校验,所述异步校验程序包括中断处理程序和异步计算程序,所述中断处理程序用于对所述上位机发送校验等待响应,所述异步计算程序用于对所述校验块进行计算,并在计算结束后对所述上位机发送校验响应。
6.可选地,所述异步计算程序每隔预设间隔时间执行一次,所述异步计算程序对所述校验块进行计算所占用的时间小于所述预设间隔时间与预设比例值的乘积。
7.可选地,所述预设间隔时间等于1毫秒,所述预设比例值小于等于30%。
8.可选地,所述基于预设数据块的标准数据量对所述待校验数据进行分段处理,包括以下步骤:建立具有不同预设数据量大小的多个预设数据块,所述预设数据块与所述预设数据量一一对应;基于所述异步计算程序对所述多个预设数据块进行计算测试;获取所述多个预设数据块中计算效率最高的预设数据块对应的预设数据量,将所述计算效率最高的预设数据块对应的预设数据量确定为标准数据量;根据所述标准数据量对所述待校验数据进行分段处理。
9.可选地,所述执行异步校验处理程序对所述多个校验块进行校验,包括以下步骤:所述中断处理程序接收所述校验请求,对所述上位机发送校验等待响应,并对异步处理标志位进行置位设置;若所述异步处理标志位置位,则所述异步计算程序对所述校验块进行校验计算,并在计算结束后对所述上位机发送校验响应;判断所述多个校验块的校验计算
是否全部完成;若所述多个校验块的校验计算全部完成,则校验结束;否则,根据下一次校验请求对下一个校验块进行校验计算。
10.可选地,所述预设数据块的标准数据量t满足:1k<t<16k。
11.可选地,所述预设数据块的标准数据量t等于4k。
12.第二方面,本发明实施例还提供了一种数据校验加速装置,包括:数据接收模块,用于获取待校验数据;分段处理模块,用于基于预设数据块的标准数据量对所述待校验数据进行分段处理,确定多个校验块,所述校验块的校验数据量大小等于所述预设数据块的标准数据量大小;校验模块,用于获取上位机发送的请求报文,判断所述请求报文是否为校验请求,并在所述请求报文为校验请求时,执行异步校验处理程序对所述多个校验块进行校验,所述异步校验程序包括中断处理程序和异步计算程序,所述中断处理程序用于对所述上位机发送校验等待响应,所述异步计算程序用于对所述校验块进行计算,并在计算结束后对所述上位机发送校验响应。
13.第三方面,本发明实施例还提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现上述数据校验加速方法。
14.第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述数据校验加速方法。
15.本发明实施例提供的数据校验加速装置、计算机设备及存储介质,可执行数据校验加速方法,该数据校验加速方法通过扩大每次校验处理的预设数据块的大小确定标准数据量,并根据标准数据量大小对待校验数据进行分段处理,得到多个校验块,在接收到校验请求时,执行异步校验处理程序对多个校验块进行校验及响应,异步校验程序包括中断处理程序和异步计算程序,中断处理程序用于对上位机发送校验等待响应,异步计算程序用于对校验块进行计算,并在计算结束后对上位机发送校验响应,解决了现有的数据校验效率低、耗时长的问题,提高数据校验的处理速度,在不影响中断执行效率的基础上,提高标定监控效率。
附图说明
16.图1是本发明实施例一提供的一种数据校验加速方法的流程图;
17.图2是本发明实施例一提供的另一种数据校验加速方法的流程图;
18.图3是本发明实施例一提供的又一种数据校验加速方法的流程图;
19.图4是本发明实施例二提供的一种数据校验加速装置的结构示意图;
20.图5是本发明实施例三提供的一种计算机设备的结构示意图。
具体实施方式
21.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
22.实施例一
23.图1是本发明实施例一提供的一种数据校验加速方法的流程图,本实施例可适用
于对车辆控制单元执行标定数据校验的应用场景,该方法可以由配置特定数据校验程序的软件及硬件结构来执行,典型地,数据校验程序可由配置有发动机标定软件inca的上位机执行。
24.如图1所示,该数据校验加速方法具体包括以下步骤:
25.步骤s1:获取待校验数据。
26.其中,待校验数据是指的车辆控制单元的应用程序所在的数据区中存储的数据,典型地,车辆控制单元可为电子控制单元ecu(electronic control unit),待校验数据可为发动机标定程序。
27.步骤s2:基于预设数据块的标准数据量对待校验数据进行分段处理,确定多个校验块,校验块的校验数据量大小等于预设数据块的标准数据量大小。
28.其中,预设数据块是指的通过测试对应用程序数据进行分段处理形成的数据块,每次测试仅对一个预设数据块进行校验,预设数据块的标准数据量用于表示预设数据块的大小。在相关技术中心,预设数据块的数据量大小一般为1k。
29.在本实施例中,标准数据量大于1k,可实现扩大单次校验的数据块的大小,提升校验的速度。
30.步骤s3:获取上位机发送的请求报文,并判断请求报文是否为校验请求。
31.步骤s4:若请求报文为校验请求,则执行异步校验处理程序对多个校验块进行校验,异步校验程序包括中断处理程序和异步计算程序,中断处理程序用于对上位机发送校验等待响应,异步计算程序用于对校验块进行计算,并在计算结束后对上位机发送校验响应。
32.在本实施例中,异步计算程序可集成设置预设校验和算法,通过执行预设校验和算法对校验块进行计算,每个校验块可以通过该预设校验和算法获得唯一标识的校验和,当其中任何一个数据变化时该校验块的校验和会发生变化。示例性地,预设校验和算法可将校验块中约定的关键性数据和程序识别编码进行计算生成校验和。
33.具体地,可采用上位机设备监控车辆控制单元,在执行监控时,上位机与车辆控制单元建立通讯连接,并对数据区进行初始化校验。车辆控制单元可根据预设数据块的标准数据量大小对待校验数据进行分段处理,将得到的每段数据块作为一个校验块,单个校验块的校验数据量的大小与标准数据量的大小相等。
34.在数据校验过程中,上位机对车辆控制单元发送校验请求报文,车辆控制单元接收请求报文,并判断请求报文是否为校验请求,若请求报文为校验请求,则采用异步计算方式对校验块进行计算,在异步计算过程中,通过中断处理程序对上位机发送校验等待响应,并通过异步计算程序对校验块中的数据进行计算校验,并在当前校验块计算结束后,对上位机发送校验响应;在接收到下一个校验请求之后,再通过上述步骤对下一个校验块中的数据进行计算校验。
35.在本实施例中,中断处理程序和异步计算程序为并行运行程序,对中断处理程序和异步计算程序的优先级不作限定。
36.由此,本发明实施例提供的数据校验加速方法,通过扩大每次校验处理的标准数据量大小,根据标准数据量对待校验数据进行分段处理,得到多个校验块,在接收到校验请求时,执行异步校验处理程序对多个校验块进行校验和响应,异步校验程序包括中断处理
程序和异步计算程序,中断处理程序用于对上位机发送校验等待响应,异步计算程序用于对校验块进行计算,并在计算结束后对上位机发送校验响应,解决了现有的数据校验效率低、耗时长的问题,提高数据校验的处理速度,在不影响中断执行效率的基础上,提高标定监控效率。
37.可选地,异步计算程序每隔预设间隔时间t0执行一次,异步计算程序对单个校验块进行计算所占用的时间t1小于预设间隔时间t0与预设比例值p的乘积。
38.其中,异步计算程序除了可用于执行建议计算,还可用于执行其他任务,预设比例值p为异步计算程序中允许执行校验计算的最大时间占比。
39.具体地,在对多个校验块进行校验和响应的过程中,中断处理程序和异步计算程序并行运行,通过中断处理程序触发启动异步计算程序,异步计算程序每隔预设间隔时间t0执行一次,可及时响应校验块的计算,设置每次异步计算程序对校验块进行计算所占用的时间t1小于预设间隔时间t0与预设比例值p的乘积,有利于避免校验块数据量增大影响异步计算程序处理其他任务,提高校验计算的可靠性。
40.可选地,预设间隔时间t0等于1毫秒,预设比例值p小于等于30%。
41.示例性地,可设置预设比例值p为30%。
42.在本实施例中,异步计算程序可为1毫秒执行一次的任务程序,即异步计算程序可为1毫秒任务,计算程序的间隔周期短,有利于在中断处理程序触发启动异步计算程序时,及时获取校验块并进行计算校验,提高标定监控的效率。在对待校验数据进行分段校验时,需要保证异步计算程序对单个校验块进行计算所占用的时间t1小于1毫秒任务的30%,即t1<0.3毫秒,有利于避免影响异步计算程序处理其他任务。
43.可选地,预设数据块的标准数据量t满足:1k<t<16k。
44.其中,在数据校验过程中,用于执行标定测试的上位机每次校验可接受的校验块的校验数据量大小最大为16k,可通过测试调整预设数据块的标准数据量t的大小,使得每次异步计算程序对校验块进行计算所占用的时间t1小于预设间隔时间t0与预设比例值p的乘积,避免校验块数据量增大影响异步计算程序处理其他任务。
45.图2是本发明实施例一提供的另一种数据校验加速方法的流程图。
46.可选地,如图2所示,基于预设数据块的标准数据量对待校验数据进行分段处理,包括以下步骤:
47.步骤s201:建立具有不同预设数据量大小的多个预设数据块,预设数据块与预设数据量一一对应。
48.在本实施例中,可设置多个预设数据块对应的预设数据量大小自1k开始,逐一递增1k的数据量,即言,可设置预设数据量大小等于1k的第一预设数据块,预设数据量大小等于2k的第二预设数据块,预设数据量大小等于3k的第三预设数据块,以此类推,直至预设数据块的预设数据量大小达到软件或者上位机数据处理的上限值,其中,该上限值可为16k。
49.步骤s202:基于异步计算程序对多个预设数据块进行计算测试。
50.步骤s203:获取多个预设数据块中计算效率最高的预设数据块对应的预设数据量,将计算效率最高的预设数据块对应的预设数据量确定为标准数据量t。
51.其中,在异步计算中,预设数据块的数据量越大,计算效率越高,但是,计算效率最高的预设数据块还满足以下条件:异步计算程序对该计算效率最高的预设数据块进行计算
所占用的时间t1小于预设间隔时间t0与预设比例值p的乘积。
52.步骤s204:根据标准数据量t对待校验数据进行分段处理,确定多个校验块。
53.示例性地,以异步计算程序为1毫秒任务,预设比例值p为30%为例,对上述步骤进行如下说明:
54.在对各预设数据块进行计算测试的过程中,对各计算所占用的时间t1进行计时,并筛选出所有计算所占用的时间t1小于1毫秒任务(即异步计算程序)的30%的预设数据块,对筛选出的预设数据块的预设数据量进行比较,将预设数据量最大的预设数据块作为计算效率最高的预设数据块,并将该计算效率最高的预设数据块对应的预设数据量确定为标准数据量t,将待校验数据进行分段处理,确定多个校验块,使得每个校验块的校验数据量的大小等于标准数据量t的大小。
55.可选地,可设置预设数据块的标准数据量t等于4k。
56.具体地,将预设数据块的标准数据量由1k调整为4k,经过测试验证,异步计算程序对标准数据量的大小等于4k的校验块进行计算校验所占用的时间t1最长为1毫秒任务(即异步计算程序)的27%,对标准数据量等于5k及以上的预设数据块进行计算所占用的时间t1大于1毫秒任务(即异步计算程序)的30%,相对于相关技术中标准数据量为1k的技术方案,在将标准数据量调整为4k之后,数据校验速度可以有效提升70%。
57.当然,预设数据块的标准数据量t的具体数值可根据测试结果进行调整,对此不作限制。
58.图3是本发明实施例一提供的又一种数据校验加速方法的流程图。
59.可选地,如图3所示,执行异步校验处理程序对多个校验块进行校验,包括以下步骤:
60.步骤s401:中断处理程序接收校验请求,对上位机发送校验等待响应,并对异步处理标志位进行置位设置。
61.步骤s402:若异步处理标志位置位,则异步计算程序对校验块进行校验计算,并在计算结束后对上位机发送校验响应。
62.步骤s403:判断多个校验块的校验计算是否全部完成。
63.若多个校验块的校验计算全部完成,则执行步骤s404;否则,执行步骤s405。
64.步骤s404:发送校验结束指令。
65.步骤s405:根据下一次校验请求对下一个校验块进行校验计算。
66.具体地,在对多个校验块进行校验和响应的过程中,中断处理程序和异步计算程序并行运行,通过中断处理程序对异步计算程序的标志位进行置位,异步计算程序每隔预设间隔时间t0执行一次,若检测到异步计算程序的标志位置位,则异步计算程序获取校验块,并对校验块进行计算校验。
67.在完成当前校验块的计算校验之后,等待下一个校验请求报文,在接收到下一个校验请求报文时,再次执行步骤s401至步骤s403,直至多个校验块的校验计算全部完成,对上位机发送校验结束指令。
68.由此,本发明实施例通过扩大每次校验处理的校验块的数据量大小,采用异步计算方法,通过中断处理程序发送校验等待响应,并通过异步计算程序对校验块进行计算校验,对校验块进行计算校验所占用的时间小于异步计算程序中允许执行校验计算的最大时
间占比,提高数据校验的处理速度,在不影响中断执行效率的基础上,提高标定监控效率。
69.实施例二
70.基于上述实施例,本发明实施例二提供了一种数据校验加速装置,图4是本发明实施例二提供的一种数据校验加速装置的结构示意图,本实施例适用于对车辆控制单元执行标定数据校验的应用场景。
71.如图4所示,该数据校验加速装置100包括:数据接收模块101、分段处理模块201及校验模块301,其中,数据接收模块101,用于获取待校验数据;分段处理模块201,用于基于预设数据块的标准数据量对待校验数据进行分段处理,确定多个校验块,校验块的校验数据量大小等于预设数据块的标准数据量大小;校验模块301,用于获取上位机发送的请求报文,判断请求报文是否为校验请求,并在请求报文为校验请求时,执行异步校验处理程序对多个校验块进行校验,异步校验程序包括中断处理程序和异步计算程序,中断处理程序用于对上位机发送校验等待响应,异步计算程序用于对校验块进行计算,并在计算结束后对上位机发送校验响应。
72.本发明实施例所提供的数据校验加速装置,可执行本发明任意实施例所提供的数据校验加速方法,具备执行方法相应的功能模块和有益效果。
73.可选地,分段处理模块201用于建立具有不同预设数据量大小的多个预设数据块,预设数据块与预设数据量一一对应,并基于异步计算程序对多个预设数据块进行计算测试,以及获取多个预设数据块中计算效率最高的预设数据块对应的预设数据量,将计算效率最高的预设数据块对应的预设数据量确定为标准数据量,并根据标准数据量对待校验数据进行分段处理。
74.可选地,校验模块301包括中断处理子模块和任务处理子模块,该中断处理子模块用于存储并运行中断处理程序,该任务处理子模块用于存储并运行异步计算程序,中断处理子模块接收校验请求,对上位机发送校验等待响应,并对异步处理标志位进行置位设置;任务处理子模块实时检测异步处理标志位,在异步处理标志位置位时对校验块进行校验计算,并在计算结束后对上位机发送校验响应;校验模块301还用于判断多个校验块的校验计算是否全部完成,在多个校验块的校验计算全部完成时,发送校验结束指令;否则,根据下一次校验请求对下一个校验块进行校验计算。
75.可选地,异步计算程序每隔预设间隔时间执行一次,异步计算程序对校验块进行计算所占用的时间小于预设间隔时间与预设比例值的乘积。
76.可选地,预设间隔时间等于1毫秒,预设比例值小于等于30%。
77.可选地,预设数据块的标准数据量t满足:1k<t<16k。
78.可选地,预设数据块的标准数据量t等于4k。
79.由此,本发明实施例提供的数据校验加速装置,可实现数据校验加速方法,该数据校验加速方法通过扩大每次校验处理的标准数据量大小,根据标准数据量对待校验数据进行分段处理,得到多个校验块,在接收到校验请求时,执行异步校验处理程序对多个校验块进行校验,异步校验程序包括中断处理程序和异步计算程序,中断处理程序用于对上位机发送校验等待响应,异步计算程序用于对校验块进行计算,并在计算结束后对上位机发送校验响应,解决了现有的数据校验效率低、耗时长的问题,提高数据校验的处理速度,在不影响中断执行效率的基础上,提高标定监控效率。
80.实施例三
81.图5是本发明实施例三提供的一种计算机设备的结构示意图。图5示出了适于用来实现本发明实施方式的示例性计算机设备12的框图。图5显示的计算机设备12仅仅是一个示例,不应对本发明实施例的功能和使用范围带来任何限制。
82.如图5所示,计算机设备12以通用计算设备的形式表现。计算机设备12的组件可以包括但不限于:一个或者多个处理器16,系统存储器28,连接不同系统组件(包括系统存储器28和处理器16)的总线18及存储在系统存储器28上并可在处理器16上运行的计算机程序,处理器16执行该计算机程序时可实现本发明实施例所提供的数据校验加速方法,该数据校验加速方法在上位机允许的范围内扩大每次校验的数据块大小,并采用异步计算方法,由与中断处理程序并行的异步计算程序对校验块进行计算,并在计算结束后对上位机发送校验响应,解决了现有的数据校验效率低、耗时长的问题,提高数据校验的处理速度。
83.总线18表示几类总线结构中的一种或多种,包括存储器总线或者存储器控制器,外围总线,图形加速端口,处理器或者使用多种总线结构中的任意总线结构的局域总线。举例来说,这些体系结构包括但不限于工业标准体系结构(isa)总线,微通道体系结构(mac)总线,增强型isa总线、视频电子标准协会(vesa)局域总线以及外围组件互连(pci)总线。
84.计算机设备12典型地包括多种计算机系统可读介质。这些介质可以是任何能够被计算机设备12访问的可用介质,包括易失性和非易失性介质,可移动的和不可移动的介质。
85.系统存储器28可以包括易失性存储器形式的计算机系统可读介质,例如随机存取存储器(ram)30和/或高速缓存存储器32。计算机设备12可以进一步包括其它可移动/不可移动的、易失性/非易失性计算机系统存储介质。仅作为举例,存储系统34可以用于读写不可移动的、非易失性磁介质(图5未显示,通常称为“硬盘驱动器”)。尽管图5中未示出,可以提供用于对可移动非易失性磁盘(例如“软盘”)读写的磁盘驱动器,以及对可移动非易失性光盘(例如cd
‑
rom,dvd
‑
rom或者其它光介质)读写的光盘驱动器。在这些情况下,每个驱动器可以通过一个或者多个数据介质接口与总线18相连。存储器28可以包括至少一个程序产品,该程序产品具有一组(例如至少一个)程序模块,这些程序模块被配置以执行本发明各实施例的功能。
86.具有一组(至少一个)程序模块42的程序/实用工具40,可以存储在例如存储器28中,这样的程序模块42包括但不限于操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。程序模块42通常执行本发明所描述的实施例中的功能和/或方法。
87.计算机设备12也可以与一个或多个外部设备14(例如键盘、指向设备、显示器24等)通信,还可与一个或者多个使得用户能与该计算机设备12交互的设备通信,和/或与使得该计算机设备12能与一个或多个其它计算设备进行通信的任何设备(例如网卡,调制解调器等等)通信。这种通信可以通过输入/输出(i/o)接口22进行。并且,计算机设备12还可以通过网络适配器20与一个或者多个网络(例如局域网(lan),广域网(wan)和/或公共网络,例如因特网)通信。如图所示,网络适配器20通过总线18与计算机设备12的其它模块通信。应当明白,尽管图中未示出,可以结合计算机设备12使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理器、外部磁盘驱动阵列、raid系统、磁带驱动器以及数据备份存储系统等。
88.处理器16通过运行存储在系统存储器28中的程序,从而执行各种功能应用以及数据处理,例如实现本发明实施例所提供的上述数据校验加速方法。
89.实施例四
90.基于上述实施例,本发明实施例四还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述数据校验加速方法。
91.本发明实施例的计算机可读存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(ram)、只读存储器(rom)、可擦式可编程只读存储器(eprom或闪存)、光纤、便携式紧凑磁盘只读存储器(cd
‑
rom)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
92.计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
93.计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括——但不限于无线、电线、光缆、rf等等,或者上述的任意合适的组合。
94.可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,该程序设计语言包括面向对象的程序设计语言—诸如java、smalltalk、c++,还包括常规的过程式程序设计语言—诸如”c”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(lan)或广域网(wan)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
95.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。