视频输出电路以及FPGA芯片的制作方法

文档序号:31006847发布日期:2022-08-03 10:36阅读:281来源:国知局
视频输出电路以及FPGA芯片的制作方法
视频输出电路以及fpga芯片
技术领域
1.本实用新型涉及电力电子技术领域,具体涉及到一种视频输出电路以及fpga芯片。


背景技术:

2.一般的视频在经过数字图像传感器的处理后,需要输出到实时显示终端中,而实时显示终端不能脱离pc机的束缚,且数字图像传感器输出的图像帧率也比较低。而目前显示器的分辨率随着半导体行业的发展有了较大的提高,故经数字图像传感器处理的视频不能直接在显示器上显示。为了输出的图像能直接在显示器上显示,需要对图像进行帧率提升,彩色空间转换等处理,因此需要在数字图像传感器后连接图像处理芯片,但是一般情况下一个图像处理芯片只能满足一路视频信号的输出,在多路视频输出需求的电路中,往往得配置多个图像处理芯片,增加电路复杂性的同时也提高了电路成本。


技术实现要素:

3.本实用新型提供一种视频输出电路以及fpga芯片,可以在只有一个fpga芯片的情况下,同时连接多个显示器,输出多路视频,简化了电路,提高了便利性。
4.第一方面,本实用新型提供一种视频输出电路,其包括图像传感器、fpga芯片、至少一个存储器以及多个显示器;所述图像传感器与所述fpga芯片连接,用于将视频信号传输至所述fpga芯片,所述fpga芯片分别与所述存储器以及每个所述显示器连接,用于将所述视频信号转换为lvds信号,并将所述lvds信号中的帧数据存储至所述存储器中,以及用于从所述存储器中读取所述帧数据并将所述帧数据输出至相连接的显示器。
5.进一步地,所述图像传感器包括dsi输出端口和dpi输出端口,所述dsi输出端口和所述dpi输出端口均与所述fpga芯片连接。
6.进一步地,包括两个所述存储器,每个所述存储器均与所述fpga芯片连接。
7.进一步地,每个所述存储器均为ddr3存储器。
8.进一步地,每个所述存储器均为flash存储器。
9.进一步地,每个所述显示器均为vga显示器。
10.进一步地,包括四个所述显示器。
11.第二方面,本实用新型还提供一种fpga芯片,其包括图像处理模块、存储控制模块、图像显示控制模块和显示器接口模块;所述图像处理模块分别与所述存储控制模块和所述视频输出电路的图像传感器连接,用于将由所述图像传感器所输出的视频信号转换为lvds信号,并将所述lvds信号中的帧数据传输至所述存储控制模块进行存储;所述图像显示控制模块分别与所述存储控制模块和所述显示器接口模块连接,用于从所述存储控制模块中读取所述帧数据并将所述帧数据通过所述显示器接口模块输出至与所述显示器接口模块连接的多个显示器。
12.进一步地,所述显示器接口模块包括多个lvds输出端口,每个所述lvds输出端口
均与一个所述显示器连接。
13.进一步地,所述显示器接口模块包括4个lvds输出端口。
14.本实用新型公开的视频输出电路以及fpga芯片,通过图像传感器将视频信号传输至fpga芯片,再由fpga芯片将视频信号转换为lvds信号,并将lvds信号中的帧数据存储至存储器中,最后fpga芯片再从存储器中读取帧数据并将帧数据输出到相连接的显示器中,从而实现多路输出的需求。
附图说明
15.为了更清楚地说明本实用新型实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
16.图1是本实用新型实施例提供的视频输出电路的方框示意图;
17.图2是本实用新型实施例提供的fpga芯片的方框示意图。
具体实施方式
18.下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
19.应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、操作、元素、组件和/或其集合的存在或添加。
20.还应当理解,在此本实用新型说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本实用新型。如在本实用新型说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”“一个”及“该”意在包括复数形式。还应当进一步理解,在本实用新型说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
21.另外,本实用新型所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式以及产品使用状态的方向。因此,使用的方向用语是用以说明及理解本实用新型,而非用以限制本实用新型。此外,在附图中,结构相似或相同的结构是以相同标号表示。
22.参见图1至图2,图1展示了本实用新型提供的视频输出电路的方框示意图,图2是fpga芯片30的方框示意图。如图1所示,所述视频输出电路包括图像传感器10、fpga芯片30、至少一个存储器20以及多个显示器40;所述图像传感器10与所述fpga芯片30连接,用于将视频信号传输至所述fpga芯片30,所述fpga芯片30分别与所述存储器20以及每个所述显示器40连接,用于将所述视频信号转换为lvds信号,并将所述lvds信号中的帧数据存储至所述存储器20中,以及用于从所述存储器20中读取所述帧数据并将所述帧数据输出至相连接的显示器40。
23.其中,图像传感器10用于将视频信号传输至fpga芯片30,fpga芯片30在接收到视频信号后,将视频信号转换为lvds信号,并对lvds信号进行处理,例如,提高lvds信号的中视频信号的帧率,再将处理后的lvds信号中的帧数据存储至存储器20中进行缓存,再读取存储器20中的帧数据并对帧数据进行处理,例如,提高每一帧图像的帧频率,最后将处理后的帧数据输出到相连接的显示器40,从而实现通过一个fpga芯片30输出多路视频信号至多个显示器40。
24.在一实施例中,所述图像传感器10包括dsi输出端口和dpi输出端口,所述dsi输出端口和所述dpi输出端口均与所述fpga芯片30连接。
25.其中,图像传感器10可以输出分辨率为1920
×
1080,帧率为30hz的dsi视频信号,以及分辨率为1920
×
1080,帧率为30hz的dpi视频信号,这些视频信号会分别通过dsi输出端口和dpi输出端口输出到fpga芯片30中,fpga芯片30将dsi视频信号和dpi视频信号转换为lvds信号。
26.在一实施例中,包括两个所述存储器20,每个所述存储器20均与所述fpga芯片30连接。
27.在进一步的实施例中,每个所述存储器20均为ddr3存储器。
28.在进一步的实施例中,每个所述存储器20均为flash存储器。
29.其中,存储器20可以是ddr3存储区也可以是flash存储器。
30.在一实施例中,每个所述显示器40均为vga显示器。
31.在进一步的实施例中,包括四个所述显示器40。
32.其中,一个fpga芯片30可以同时连接四个显示器40,显示器40的类型可以是vga显示器。
33.如图2所示,本实用新型还公开了一种fpga芯片30,其包括图像处理模块31、存储控制模块33、图像显示控制模块32和显示器接口模块34;所述图像处理模块31分别与所述存储控制模块33和所述视频输出电路的图像传感器10连接,用于将由所述图像传感器10所输出的视频信号转换为lvds信号,并将所述lvds信号中的帧数据传输至所述存储控制模块33进行存储;所述图像显示控制模块32分别与所述存储控制模块33和所述显示器接口模块34连接,用于从所述存储控制模块33中读取所述帧数据并将所述帧数据通过所述显示器接口模块34输出至与所述显示器接口模块34连接的多个显示器40。
34.其中,图像处理模块31用于接收视频信号,并且将视频信号转换为lvds信号,同时,将视频信号的帧率进行提升,例如,从原来的30帧提升到60帧。存储控制模块33用于存储lvds信号中的帧数据,便于图像显示控制模块32读取。图像显示控制模块32产生60hz1920
×
1080的行、场扫描时序,并且把每帧图像的帧频从30hz提高到60hz并通过显示器接口模块34输出到相连接的显示器40中。
35.在一实施例中,所述显示器接口模块34包括多个lvds输出端口,每个所述lvds输出端口均与一个所述显示器40连接。
36.在进一步的实施例中,所述显示器接口模块34包括4个lvds输出端口。
37.其中,一个fpga芯片30可以设有4个lvds输出端口,每个lvds输出端口均连接一个显示器40。
38.本实用新型公开的视频输出电路以及fpga芯片30,可以在只有一个fpga芯片30的
情况下,同时连接多个显示器40,并且输出多个视频信号,以实现多路视频输出,简化了电路,提高了便利性。
39.以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1