时间同步授时模块的制作方法

文档序号:33659466发布日期:2023-03-29 10:33阅读:来源:国知局

技术特征:
1.一种时间同步授时模块,其特征在于,包括授时模块、电源模块,所述电源模块与所述授时模块连接,用于给授时模块供电;所述电源模块包括电磁滤波回路、整流电路、切换电路、整流/滤波电路、pwm控制电路、检测电路;所述电磁滤波回路的输入端接交流电,所述电磁滤波回路的输出端接整流电路的输入端,所述整流电路的输出端接切换电路输入端,所述切换电路的输出端接整流/滤波电路的输入端,所述整流/滤波电路的输出端输出直流电且接所述检测电路的输入端,所述检测电路的输出端接pwm控制电路;所述授时模块包括fpga芯片、b码编码器、单片机、时间同步时钟模块,所述fpga芯片内置b码编码器,所述fpga芯片与接收机连接,所述fpga芯片与单片机连接,所述时间同步时钟模块分别与fpga芯片、单片机连接,所述单片机通过sntp输出接口输出授时信息,所述单片机通过网络输入/输出接口输出定位/工作状态信号;所述时间同步时钟模块包括时钟芯片、第一mos管、第二mos管、第一电容、第二电容、第四电阻、第五电阻、第一电感、晶振,所述第一mos管的s极与第二mos管的d极连接且都接时钟芯片的电源端,所述第一mos管的d极接第一电容的一端,所述第一电容与第四电阻并联,所述第一mos管的g极与fpga芯片连接,所述第二mos管的g极与单片机连接,所述第二mos管的s极接第五电阻的一端,所述第五电阻的另一端接地,所述时钟芯片的时钟输入端和时钟输出端与晶振的两端连接,所述时钟芯片的另一个电源端还与第二电容的一端、第一电感的一端连接。2.根据权利要求1所述的时间同步授时模块,其特征在于,所述单片机选用hwd32f429mlqfp144芯片。3.根据权利要求1所述的时间同步授时模块,其特征在于,所述fpga芯片选用hwd2v1000-4fg256芯片。4.根据权利要求1所述的时间同步授时模块,其特征在于,所述时钟芯片的输出端分别与单片机、fpga芯片连接。5.根据权利要求1所述的时间同步授时模块,其特征在于,所述电源模块与授时模块可插拔连接。6.根据权利要求1所述的时间同步授时模块,其特征在于,所述时间同步时钟模块与fpga芯片可插拔连接。7.根据权利要求1所述的时间同步授时模块,其特征在于,所述时间同步时钟模块与单片机可插拔连接。8.根据权利要求1所述的时间同步授时模块,其特征在于,还包括屏蔽型机箱,所述授时模块、电源模块放置于屏蔽型机箱内。

技术总结
本实用新型公开了一种时间同步授时模块,包括授时模块、电源模块,所述电源模块与所述授时模块连接,用于给授时模块供电;所述授时模块包括FPGA芯片、B码编码器、单片机、时间同步时钟模块,所述FPGA芯片内置B码编码器,所述FPGA芯片与接收机连接,所述FPGA芯片与单片机连接,所述时间同步时钟模块分别与FPGA芯片、单片机连接,所述单片机通过SNTP输出接口输出授时信息,所述单片机通过网络输入/输出接口输出定位/工作状态信号;本实用新型的时间同步授时模块功耗低、授时准确、成本低。成本低。成本低。


技术研发人员:韩彦龙 许英俊 李美烨 贾胜
受保护的技术使用者:天津七六四通信导航技术有限公司
技术研发日:2022.12.13
技术公布日:2023/3/28
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1