伽玛校正缓冲电路和用于伽玛校正缓冲电路的防干扰方法
【专利说明】伽玛校正缓冲电路和用于伽玛校正缓冲电路的防干扰方法
[0001]本申请是2013年06月14日提出的发明名称为“伽玛校正缓冲电路和用于伽玛校正缓冲电路的防干扰方法”的中国发明专利申请201310237052.6的分案申请。
技术领域
[0002]本发明涉及通信技术领域,具体而言,涉及一种伽玛校正缓冲电路和一种用于伽玛校正缓冲电路的防干扰方法。
【背景技术】
[0003]液晶电视机显示器由于液晶屏红绿蓝三色电光特性不一致,表现为各个灰阶的颜色差异较大,需要校正各个灰阶的颜色,尤其暗场的灰阶误差非常明显,无法通过白平衡调节来清除各灰阶的颜色误差。只有各灰阶的颜色一致后,方能通过亮暗场的白平衡调节,将色温调节到要求的色温。另一方面液晶电视机显示器的亮度比较高,为了增加液晶电视机显示器的透亮度,更好地表现颜色,需要对液晶电视机显示器的亮度进行非线性校正。这些,都需要通过对液晶电视机显示器进行Gamma (显示器的物理属性)校正来完成。
[0004]通常,Gamma曲线是通过调整外部的基准电压来完成,一般按照256灰阶设定为14个(或者16个或者18个)基准电压,这些基准电压输入给液晶显示器的源极驱动器,源极驱动器内部通过电阻串的方式分成1024个等级电压,进而实现多个灰阶的显示。所以,如果外部输入的基准电压要求要非常精确,否则对图像的灰阶显示影响很大。
[0005]现有技术中,基准电压有两种产生方法,一种是电阻分压法,这种方法得到的电压不是很精确,所以通常用在小尺寸显示器上;另一种方法是通过可编程式Gamma芯片(SPP-Ga_a芯片)产生基准电压,由于是通过数字编程方法,可以调节的很精确。但该方法由于使用的是IIC总线形式,易受系统内其它总线或者电源的干扰,因此Ga_a芯片存在被干扰的可能性,导致液晶显示器的某些灰阶图卡显示异常或者系统异常,给消费者带来不良影响。
【发明内容】
[0006]考虑到上述技术问题,本发明提出了一种用于伽玛校正缓冲电路的防干扰方案,可以避免外部干扰对伽玛校正缓冲电路的寄存器中数据的影响,增强了系统的抗干扰能力,提升了系统的稳定性。
[0007]有鉴于此,本发明提出了一种伽玛校正缓冲电路,包括:判断单元,连接至控制单元,在所述伽玛校正缓冲电路所在的电路系统上电时,判断所述伽玛校正缓冲电路的数字工作电压是否大于等于所述伽玛校正缓冲电路的阈值电压,并将判断结果传输至所述控制单元;所述控制单元,当所述数字工作电压小于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被禁止操作,不可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据,以及当所述数字工作电压大于等于所述阈值电压时,控制所述IIC串行总线被允许操作,可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据。
[0008]由于在系统上电时,IIC串行总线容易受到外部干扰,当系统电压达到一定值时,则趋于稳定,因此可以设置系统在上电过程中,只有当伽玛校正缓冲电路的数字工作电压达到预设的阈值时,才允许对IIC串行总线进行操作,以增强系统的抗干扰能力。在伽玛校正缓冲电路的数字工作电压达到预设阈值时,置P-Gamma芯片的使能端为高电平,以启动IIC串行总线,这时可以对IIC串行总线进行操作,减少了上电过程中外部干扰对系统的影响。
[0009]本发明还提出了一种用于伽玛校正缓冲电路的防干扰方法,包括:
在所述伽玛校正缓冲电路所在的电路系统上电时,判断所述伽玛校正缓冲电路的数字工作电压是否大于等于所述伽玛校正缓冲电路的阈值电压;当所述数字工作电压小于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被禁止操作,不可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据;当所述数字工作电压大于等于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被允许操作,外部数据可通过所述IIC串行总线被写入向所述伽玛校正缓冲电路的存储单元中写入数据。
[0010]由于在系统上电时,IIC串行总线容易受到外部干扰,当系统电压达到一定值时,则趋于稳定,因此可以设置系统在上电过程中,只有当伽玛校正缓冲电路的数字工作电压达到预设的阈值时,才允许对IIC串行总线进行操作,以增强系统的抗干扰能力。在伽玛校正缓冲电路的数字工作电压达到预设阈值时,置P-Gamma芯片的使能端为高电平,以启动IIC串行总线,这时可以对IIC串行总线进行操作,减少了上电过程中外部干扰对系统的影响。
[0011]本发明还提出了一种显示装置,包括上述任一技术方案中所述的伽玛校正缓冲电路。
[0012]在该技术方案中,为P-Gamma芯片增加上电自动检测功能,在系统上电过程中,检测芯片的数字工作电压是否增加到阈值电压,在未增加到阈值电压时,控制芯片的IIC串行总线禁止被操作,这样,在上电过程中就可以避免外界信号通过IIC串行总线对芯片内部的数据进行改写,从而保证了芯片内部数据的准确性,即避免了外部干扰对伽玛校正缓冲电路寄存器中数据的影响,确保伽玛校正缓冲电路输出稳定的基准电压,从而实现了显示装置画面的正常显示。在系统断电过程中,同样可检测数字工作电压是否减小到阈值电压,在小于阈值电压时,就可以禁止IIC串行总线被操作,这样,在断电过程中就可以避免外接信号通过IIC串行总线对芯片内部的数据进行改写,从而保证下次系统上电后数据的准确性,仍可输出准确的基准电压,实现了显示装置画面的正常显示。
【附图说明】
[0013]图1示出了根据本发明的实施例的伽玛校正缓冲电路的框图;
图2示出了根据本发明的实施例的用于伽玛校正缓冲电路的防干扰方法的流程图;
图3示出了根据本发明的实施例的P-Gamma芯片功能框图;
图4A至图4B示出了根据本发明的实施例伽玛校正缓冲电路的时序图。
【具体实施方式】
[0014]为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和【具体实施方式】对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
[0015]在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开的具体实施例的限制。
[0016]图1示出了根据本发明的实施例的伽玛校正缓冲电路的框图。
[0017]如图1所示,根据本发明的实施例的伽玛校正缓冲电路100,包括:判断单元102,连接至控制单元104,在所述伽玛校正缓冲电路所在的电路系统上电时,判断所述伽玛校正缓冲电路的数字工作电压是否大于等于所述伽玛校正缓冲电路的阈值电压,并将判断结果传输至所述控制单元104 ;所述控制单元104,当所述数字工作电压小于所述阈值电压时,控制所述伽玛校正缓