冲电路的IIC串行总线被禁止操作,不可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据;当确定所述数字工作电压大于等于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被允许操作,可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据。
[0018]由于在系统上电时,IIC串行总线容易受到外部干扰,当系统电压达到一定值时,则趋于稳定,因此可以设置系统在上电过程中,只有当伽玛校正缓冲电路的数字工作电压达到预设的阈值时,才允许对IIC串行总线进行操作,以增强系统的抗干扰能力。在伽玛校正缓冲电路的数字工作电压达到预设阈值时,置P-Gamma芯片的使能端为高电平,以启动IIC串行总线,这时可以对IIC串行总线进行操作,减少了上电过程中外部干扰对系统的影响。
[0019]在上述技术方案中,优选地,所述控制单元104包括:读写单元1042,在所述伽玛校正缓冲电路100的IIC串行总线被允许操作后,将所述伽玛校正缓冲电路100中所述存储单元中的数据重复η次传输到所述伽玛校正缓冲电路100的寄存器中,η大于等于2 ;数据确定单元1044,判断重复η次传输到所述寄存器中的数据是否都相同,若都相同,则控制所述伽玛校正缓冲电路100输出基准电压。
[0020]通过将数据多次写入伽玛校正缓冲电路的寄存器中并判断数据信息是否相同,进行数据的确认是为了确保系统是否真的没有受到外部信号的干扰,以减少对系统性能的影响。具体来说,可以将数据重复三次(两次以上都可以)写入伽玛校正缓冲电路的寄存器中,判断写入的三次数据是否都相同,在都相同的情况下,说明系统未受到外界的干扰,此时可以控制伽玛校正缓冲电路输出准确的基准电压。
[0021]在上述技术方案中,优选地,所述读写单元1042在所述数字工作电压稳定在预设电压值时,进行所述数据的传输。
[0022]在该技术方案中,当伽玛校正缓冲电路的数字工作电压达到预设电压时,系统受到外部干扰的几率减小,可准确判断写入存储单元中的数据是否被影响。
[0023]在上述技术方案中,优选地,若所述数据确定单元1044判断至少一次传输到寄存器中的数据不相同,则禁止所述伽玛校正缓冲电路100输出所述基准电压。
[0024]在该技术方案中,当多次写入伽玛校正缓冲电路寄存器中的数据不相同时,说明系统受到了外部干扰,此时,系统输出的基准电压无法满足要求。因此可以控制伽玛校正缓冲电路输出默认电压或禁止输出电压,确保系统工作的稳定性。
[0025]
在上述技术方案中,优选地,所述控制单元104还包括:复位单元1046,在所述数据确定单元1044确定判断至少一次被传输的到寄存器中的数据不相同时,对所述伽玛校正缓冲电路100进行复位处理,;复位后,所述读写单元1042继续将所述存储单元中的数据重复η次传输到所述寄存器中,并数据确定单元1044判断每次被传输的数据是否相同,并根据判断结果确定是否控制所述伽玛校正缓冲电路输出所述基准电压。
[0026]当多次写入伽玛校正缓冲电路寄存器中的数据不相同时,说明系统受到了外部干扰,因此可快速有效地检测出故障,此时可采取的故障修复措施是复位伽玛校正缓冲电路并使存储单元恢复原始数据,并将该原始数据重新写入寄存器中,可以使系统能够在受到外部干扰时,即便存储单元中的存储的代码被改写,也能够自动进行修复。
[0027]在上述技术方案中,优选地,所述读写单元1042在等待预设时间段后,继续将所述存储单元中的数据重复η次传输到所述寄存器中,其中,所述预设时间段大于等于复位时间。
[0028]在该技术方案中,通过设置等待的预设时间段大于或等于复位时间,可以确保系统在完全复位之后再进行数据的写入,提高数据信息的准确性。
[0029]在上述技术方案中,优选地,所述判断单元102还用于在所述伽玛校正缓冲电路100所在的电路系统断电时,判断所述数字工作电压是否小于等于所述阈值电压;所述控制单元106还用于在判断所述数字工作电压小于等于所述阈值电压时,控制所述IIC串行总线被禁止操作。
[0030]由于系统在断电的过程中,IIC串行总线也容易受到外部干扰,因此可以设置系统在断电时,当伽玛校正缓冲电路的数字工作电压小于预设的阈值时,禁止对IIC串行总线进行操作,以增强系统的抗干扰能力。具体来说,在系统断电时,若伽玛校正缓冲电路的数字电压小于预设阈值时,置P-Gamma芯片的时序为低电平,以禁止对IIC串行总线的操作,防止外部干扰对寄存器中数据的影响,确保寄存器中数据的准确性。
[0031]图2示出了根据本发明的实施例的用于伽玛校正缓冲电路的防干扰方法的流程图。
[0032]如图2所示,根据本发明的实施例的用于伽玛校正缓冲电路的防干扰方法,包括:步骤202,在所述伽玛校正缓冲电路所在的电路系统上电时,判断所述伽玛校正缓冲电路的数字工作电压是否大于等于所述伽玛校正缓冲电路的阈值电压;步骤204,当所述数字工作电压小于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被禁止操作,不可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据;当所述数字工作电压大于等于所述阈值电压时,控制所述伽玛校正缓冲电路的IIC串行总线被允许操作,可通过所述IIC串行总线向所述伽玛校正缓冲电路的存储单元写入数据。
[0033]由于在系统上电时,IIC串行总线容易受到外部干扰,当系统电压达到一定值时,则趋于稳定,因此可以设置系统在上电过程中,只有当伽玛校正缓冲电路的数字工作电压达到预设的阈值时,才允许对IIC串行总线进行操作,以增强系统的抗干扰能力。在伽玛校正缓冲电路的数字工作电压达到预设阈值时,置P-Gamma芯片的使能端为高电平,以启动IIC串行总线,这时可以对IIC串行总线进行操作,减少了上电过程中外部干扰对系统的影响。
[0034]在上述技术方案中,优选地,还包括:在所述伽玛校正缓冲电路的IIC串行总线被允许操作后,将所述存储单元中的数据重复η次传输到所述伽玛校正缓冲电路的寄存器中,η大于等于2 ;判断重复η次传输到所述寄存器中的数据是否都相同,若都相同,则控制所述伽玛校正缓冲电路输出基准电压。
[0035]通过将数据多次写入伽玛校正缓冲电路的寄存器中并判断数据信息是否相同,进行数据的确认是为了确保系统是否真的没有受到外部信号的干扰,以减少对系统性能的影响。具体来说,可以将数据重复三次(两次以上都可以)写入伽玛校正缓冲电路的寄存器中,判断写入的三次数据是否相同,在相同的情况下,说明系统未受到外界的干扰,此时可以控制伽玛校正缓冲电路输出准确的基准电压。
[0036]在上述技术方案中,优选地,还包括:在所述数字工作电压稳定在预设电压值时,进行所述数据的传输。当伽玛校正缓冲电路的数字工作电压达到预设电压时,系统受到外部干扰的几率减小,可准确判断写入存储单元中的数据是否被影响。
[0037]在上述技术方案中,优选地,在判断至少一次传输到所述寄存器中的