栅极驱动电路和使用栅极驱动电路的液晶显示器的制造方法

文档序号:9565566阅读:394来源:国知局
栅极驱动电路和使用栅极驱动电路的液晶显示器的制造方法
【技术领域】
[0001]本发明是有关于一种液晶显示器,尤指一种使用栅极驱动(Gate driver onarray, GOA)电路的液晶显示器。
【背景技术】
[0002]G0A电路是利用薄膜晶体管液晶显示器Array制程将栅极驱动器制作在具有薄膜晶体管(Thin film transistor,TFT)阵列的基板上,以实现逐行扫描的驱动方式。
[0003]G0A电路包含数个G0A电路单元。当收到栅极开启信号使得所有G0A电路单元开启之后,每一 G0A电路单元输出至扫描线的扫描信号都会维持在低电平。如果扫描线的扫描信号不能在时钟信号来临之前由低电平变成高电平,将会影响G0A电路单元的正常工作。
[0004]具体来说,第三级G0A电路单元输入的级传信号是第一级G0A电路单元输出的扫描信号。因此第一级G0A电路单元的扫描信号的状态会影响第三级G0A电路单元的工作状态。第三级G0A电路单元在收到时钟信号之前,来自第一级G0A电路单元的扫描信号被负载电容维持在低电平。在收到时钟信号时,第三级G0A电路单元会受第一级G0A电路单元的扫描信号的低电平影响,使得第三级G0A电路单元先于第一级G0A电路单元工作。因此第三级G0A电路单元输出的扫描信号会多了一个冗余脉冲。该冗余脉冲会一直随着扫描信号的级传,进而影响下一级G0A电路单元的扫描信号。不仅如此,所有受同一时钟信号控制输入的G0A电路单元,例如第三、七、十一、…级电路单元都会产生冗余脉冲的扫描信号,整个G0A电路都会失效。
[0005]因此如何制造一种避免具有冗余脉冲的扫描信号的栅极驱动电路是业界努力的目标。

【发明内容】

[0006]有鉴于此,本发明的目的是提供一种栅极驱动电路和使用栅极驱动电路的液晶显示器,以解决现有技术的问题。
[0007]本发明的技术方案提供一种栅极驱动电路,其包含数个G0A电路单元。数个所述G0A电路单元以串联的方式耦接,每一级G0A电路单元用来依据前一级G0A电路单元输出的扫描信号、后一级G0A电路单元输出的扫描信号、第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号、第一开启信号以及第二开启信号,在输出端输出扫描信号。每一级G0A电路单元包含扫描控制模块、输入控制模块、输出控制模块、稳压模块、上拉维持模块和上拉辅助模块。所述扫描控制模块包含第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管。所述第一晶体管的栅极电性连接所述第一开启信号,其源极电性连接所述后一级G0A电路单元输出的扫描信号。所述第二晶体管的栅极电性连接所述第二开启信号,其源极电性连接所述前一级G0A电路单元输出的扫描信号。所述第三晶体管的栅极电性连接所述第一开启信号,其源极电性连接所述第四时钟信号。所述第四晶体管的栅极电性连接所述第二开启信号,其源极电性连接所述第二时钟信号。所述第五晶体管的栅极电性连接所述后一级GOA电路单元输出的扫描信号或所述前一级GOA电路单元输出的扫描信号,其源极电性连接第一固定电压。所述第六晶体管的栅极电性连接所述前一级GOA电路单元输出的扫描信号或所述后一级GOA电路单元输出的扫描信号,其源极电性连接所述第五晶体管的漏极。所述输入控制模块电性连接所述第一晶体管的漏极和所述第二晶体管的漏极,用来依据所述第三时钟信号,导通所述前一级GOA电路单元输出的扫描信号或是所述后一级GOA电路单元输出的扫描信号。所述输出控制模块,电性连接一控制节点,用来依据施加于所述控制节点的电压,控制输出所述扫描信号。所述稳压模块电性连接所述输出控制模块,用来稳定所述控制节点的电压,并防止漏电。所述上拉维持模块电性连接所述输入控制模块、所述扫描控制模块、所述输出控制模块和所述稳压模块,用来维持所述控制节点在非扫描期间的高电平,以及维持所述扫描信号的高电平。所述上拉辅助模块电性连接所述上拉维持模块,用来控制所述输入控制模块在所述控制节点充电期间的漏电。
[0008]依据本发明,所述输入控制模块包含第七晶体管,其栅极电性连接所述第三时钟信号,其源极电性连接所述第一晶体管的漏极和所述第二晶体管的漏极。
[0009]依据本发明,所述输出控制模块包含第八晶体管和第一电容。所述第八晶体管的栅极电性连接所述控制节点,其源极电性连接所述第一时钟信号。所述第一电容的两端分别连接所述第八晶体管的漏极和栅极。
[0010]依据本发明,所述稳压模块包含第九晶体管,其漏极电性连接所述第六晶体管的漏极,其栅极电性连接第二固定电压,其源极电性连接所述第八晶体管的栅极。
[0011]依据本发明,所述上拉维持模块包含第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管及第二电容。所述第十晶体管的漏极电性连接所述第六晶体管的漏极,其栅极电性连接所述第三晶体管的漏极以及所述第四晶体管的漏极,其源极电性连接第二固定电压。所述第十一晶体管的漏极电性连接所述第一固定电压,其栅极电性连接所述第十晶体管的漏极,其源极电性连接所述第七晶体管的漏极。所述第十二晶体管的漏极电性连接所述第一固定电压,其栅极电性连接所述第十晶体管的漏极,其源极电性连接所述第八晶体管的漏极。所述第十三晶体管的漏极电性连接所述第一固定电压,其栅极电性连接所述第七晶体管的漏极,其源极电性连接所述第十晶体管的漏极。所述第二电容的两端电性连接所述第一固定电压和所述第十晶体管的漏极。
[0012]依据本发明,所述上拉辅助模块包含第十四晶体管,其漏极电性连接所述第一固定电压,其栅极电性连接所述第七晶体管的源极,其源极电性连接所述第十晶体管的漏极。
[0013]依据本发明,每一级G0A电路单元另包含作用模块,所述作用模块包含第十五晶体管和第十六晶体管。所述第十五晶体管的漏极电性连接所述第一固定电压,其栅极电性连接栅极启动信号,其源极电性连接所述第十晶体管的漏极。所述第十六晶体管的漏极和栅极皆电性连接所述栅极启动信号,其源极电性连接所述输出端。
[0014]依据本发明,每一晶体管皆为P型金氧半导体晶体管,所述第一固定电压为高电平,所述第二固定电压为低电平。
[0015]依据本发明,每一晶体管皆为N型金氧半导体晶体管,所述第一固定电压为低电平,所述第二固定电压为高电平。
[0016]本发明的技术方案又提供一种液晶显示器包含源极驱动器以及如上述的栅极驱动电路,所述栅极驱动电路输出扫描信号使得数个所述晶体管开启,同时所述源极驱动器输出对应的数据信号至数个所述像素单元使其显示灰阶。
[0017]相较于现有技术,本发明的栅极驱动电路的每一级G0A电路单元的扫描控制模块包含第五晶体管和第六晶体管。当前一级G0A电路单元输出的扫描信号和后一级G0A电路单元输出的扫描信号均为低电平时,由前一级G0A电路单元输出的扫描信号控制所述第五晶体管以及由后一级G0A电路单元输出的扫描信号控制的第六晶体管皆导通,使得本级G0A电路单元电路开始工作并使得控制节点的电压变成第一固定电压的电平。当第三时钟信号触发时,控制节点与前一级G0A电路单元之间的通路会将前一级G0A电路单元的扫描信号由原先维持的低电平充电至第一固定电压。这样,每一级G0A电路单元的扫描信号的电平将不会影响其它G0A电路单元的正常级传,降低输出冗余扫描信号脉冲的问题。
[0018]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
【附图说明】
[0019]图1是本发明的液晶显示器的功能方块图。
[0020]图2是本发明第一实施例的栅极驱动电路的G0A电路单元的电路图。
[0021]图3是图2所示各种输入信号、输出信号和节点电压的时序图。
[0022]
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1