1.一种源驱动电路,其特征在于,包括:低压输入子电路、电平转换子电路、数模转换子电路、控制子电路和输出缓冲子电路;
所述低压输入子电路,被配置为将接收到的低压数字信号依据像素行的位置生成低压数字信号集,并将所述低压数字信号集发送给所述电平转换子电路;
所述电平转换子电路,被配置为将接收到的所述低压数字信号集转换为高压数字信号集,并将所述高压数字信号集中的数据逐行发送给所述控制子电路和所述数模转换子电路;
所述数模转换子电路,被配置为根据所述高压信号集中的每行数据生成多个模拟电压信号,并将所述多个模拟电压信号发送到所述输出缓冲子电路;
所述控制子电路,被配置为比较第n行的高压数字信号和第n-1行的高压数字信号,根据比较结果生成控制信号,并将所述控制信号发送到所述输出缓冲子电路,n≥1,n为正整数;
所述输出缓冲子电路,被配置为基于所述多个模拟电压信号生成多个灰阶电压信号,以及基于所述控制子电路发送的所述控制信号,控制所述灰阶电压信号的生成速率。
2.根据权利要求1所述的电路,其特征在于,所述输出缓冲子电路包括输入级模块、求和模块和输出级模块;所述数模转换子电路、所述输入级模块、所述求和模块和所述输出级模块依次级联,所述输出级模块的输入端与所述控制子电路的输出端相连,其中,所述输出级模块用于根据所述控制信号控制所述灰阶电压信号的生成速率。
3.根据权利要求2所述的电路,其特征在于,所述控制子电路包括:第一存储电路模块、第一检测电路模块和第一控制电路模块;
所述第一存储电路模块,用于存储第n-1行高压数字信号的最高位数据;
所述第一检测电路模块,用于接收所述第n行高压数字信号的最高位数据,并比较第n行高压数字信号的最高位数据和第n-1行高压数字信号的最高位数据,生成比较结果信息;
所述第一控制电路模块,用于根据所述比较结果信息生成第一控制信号,以控制灰阶电压信号的生成速率。
4.根据权利要求3所述的电路,其特征在于,所述输出级模块包括:第一输出模块和第一速率控制模块;其中,所述第一输出模块包括第一晶体管和第二晶体管;所述第一速率控制模块包括第三晶体管、第四晶体管、第五晶体管和第六晶体管;
所述第一晶体管的控制极与所述求和模块连接,所述第一晶体管的第一极与所述第二晶体管的第二极连接于第一连接点,所述第一晶体管的第二极连接第一电位端;
所述第二晶体管的控制极与所述求和模块连接,所述第二晶体管的第二极连接第二电位端;
所述第三晶体管的控制极与所述第一控制电路模块连接,所述第三晶体管的第一极与所述第二晶体管的控制极连接,所述第三晶体管的第二极与所述第五晶体管的控制极连接;
所述第四晶体管的控制极与所述第一控制电路模块连接,所述第四晶体管的第一极与所述第一晶体管的控制极连接,所述第四晶体管的第二极与所述第六晶体管的控制极连接;
所述第五晶体管第一极与第二电位端连接,所述第五晶体管的第二极与所述第六晶体管的第一极连接与第二连接点;
所述第六晶体管的第二极与第一电位端连接。
5.根据权利要求2所述的电路,其特征在于,所述控制子电路包括:第二存储电路模块、第二检测电路模块和第二控制电路模块;
所述第二存储电路模块,用于存储第n-1行高压数字信号的高两位数据;
所述第二检测电路模块,用于接收第n行高压数字信号的高两位数据,并比较第n行高压数字信号的高两位数据和第n-1行高压数字信号的高两位数据,生成比较结果信息;
所述第二控制电路模块,用于根据比较结果信息生成第二控制信号,以控制灰阶电压信号的生成速率。
6.根据权利要求5所述的电路,其特征在于,所述输出级模块包括:第一输出模块和第二速率控制模块;其中,所述第一输出模块包括第一晶体管和第二晶体管;所述第二速率控制模块包括第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶体管;
所述第一晶体管的控制极与所述求和模块连接,所述第一晶体管的第一极与所述第二晶体管的第二极连接于第一连接点,所述第一晶体管的第二极连接第一电位端;
所述第二晶体管的控制极与所述求和模块连接,所述第二晶体管的第二极连接第二电位端;
所述第三晶体管的控制极与所述第二控制电路模块连接,所述第三晶体管的第一极与所述第二晶体管的控制极连接,所述第三晶体管的第二极与所述第五晶体管的控制极连接;
所述第四晶体管的控制极与所述第二控制电路模块连接,所述第四晶体管的第一极与所述第一晶体管的控制极连接,所述第四晶体管的第二极与所述第六晶体管的控制极连接;
所述第五晶体管第一极与第二电位端连接,所述第五晶体管的第二极与所述第六晶体管的第一极连接与第二连接点;
所述第六晶体管的第二极与第一电位端连接;
所述第七晶体管的控制极与所述第二控制电路模块连接,所述第七晶体管的第一极与所述第五晶体管的控制极连接,所述第七晶体管的第二极与所述第九晶体管的控制极连接;
所述第八晶体管的控制极与所述第二控制电路模块连接,所述第八晶体管的第一极与所述第六晶体管的控制连接,所述第八晶体管的第二极与所述第十晶体管的控制极连接;
所述第九晶体管第一极与第二电位端连接,所述第九晶体管的第二极与所述第十晶体管的第一极连接与第三连接点;
所述第十晶体管的第二极与第一电位端连接。
7.根据权利要求1所述的电路,其特征在于,所述低压输入子电路包括:
接口电路,用于接收低压数字信号;
数字电路,用于将接收到的低压数字信号依据像素行的位置生成低压数字信号集。
8.根据权利要求7所述的电路,其特征在于,所述数字电路包括移位寄存器或者锁存器。
9.一种显示装置,其特征在于,包括权利要求1-8任一项所述的源驱动电路。