移位寄存器和栅极驱动电路的制作方法

文档序号:33700122发布日期:2023-03-31 18:14阅读:来源:国知局

技术特征:
1.一种移位寄存器,其特征在于,包括:第一输出控制模块、第二输出控制模块、第一输出模块、第二输出模块;所述第一输出控制模块用于根据第一时钟信号、第二时钟信号、第二节点的电位控制起始信号和第一电位信号向第一节点的传输,其中所述第一节点与所述第一输出模块的控制端电连接,所述第二节点与所述第二输出模块的控制端电连接;所述第二输出控制模块包括第一输出控制单元和第二输出控制单元,所述第一输出控制单元用于根据所述第一时钟信号和所述第一节点的电位控制所述第一时钟信号和第二电位信号向所述第二节点的传输;所述第二输出控制单元用于根据所述第二时钟信号、所述移位寄存器的输出端的输出信号控制所述第一电位信号向所述第二节点的传输;所述第一输出模块用于根据自身控制端的电位控制所述第二时钟信号向所述移位寄存器的输出端的传输;所述第二输出模块用于根据自身控制端的电位控制所述第一电位信号向所述移位寄存器的输出端的传输。2.根据权利要求1所述的移位寄存器,其特征在于,所述第一输出控制模块包括第三输出控制单元和第四输出控制单元;所述第三输出控制单元用于根据所述第一时钟信号控制所述起始信号向所述第一节点的传输;所述第四输出控制单元用于根据所述第二时钟信号、所述第二节点的电位控制所述第一电位信号向所述第一节点的传输。3.根据权利要求2所述的移位寄存器,其特征在于,所述第三输出控制单元包括第一晶体管,所述第一晶体管的栅极接入所述第一时钟信号,所述第一晶体管的第一极接入所述起始信号,所述第一晶体管的第二极连接所述第一节点;所述第四输出控制单元包括第二晶体管和第三晶体管,所述第二晶体管的栅极与所述第二节点电连接,所述第二晶体管的第一极接入所述第一电位信号,所述第二晶体管的第二极与所述第三晶体管的第一极电连接;所述第三晶体管的栅极接入所述第二时钟信号,所述第三晶体管的第二极与所述第一节点电连接。4.根据权利要求1所述的移位寄存器,其特征在于,所述第一输出控制单元包括第一输出控制子单元、第二输出控制子单元和第三输出控制子单元;所述第一输出控制子单元用于根据所述第一节点的电位控制所述第一时钟信号向所述第二节点的传输;所述第二输出控制子单元用于根据所述第一时钟信号、所述第一节点的电位控制所述第二电位信号向所述第二节点的传输;所述第三输出控制子单元用于根据所述第一时钟信号控制所述第二电位信号向所述第二节点的传输。5.根据权利要求4所述的移位寄存器,其特征在于,所述第一输出控制子单元包括第四晶体管,所述第四晶体管的栅极与所述第一节点电连接,所述第四晶体管的第一极接入所述第一时钟信号,所述第四晶体管的第二极与所述第二节点电连接;所述第二输出控制子单元包括第五晶体管和第六晶体管,所述第五晶体管的栅极与所
述第一节点电连接,所述第五晶体管的第一极接入所述第二电位信号,所述第五晶体管的第二极与所述第六晶体管的第一极电连接;所述第六晶体管的栅极接入所述第一时钟信号,所述第六晶体管的第二极与所述第二节点电连接;所述第三输出控制子单元包括第七晶体管,所述第七晶体管的栅极接入所述第一时钟信号,所述第七晶体管的第一极接入所述第二电位信号,所述第七晶体管的第二极与所述第二节点电连接。6.根据权利要求1所述的移位寄存器,其特征在于,所述第二输出控制单元包括第八晶体管和第九晶体管,所述第八晶体管的栅极接入所述第二时钟信号,所述第八晶体管的第一极接入所述第一电位信号,所述第八晶体管的第二极与所述第九晶体管的第一极电连接;所述第九晶体管的栅极与所述移位寄存器的输出端电连接,所述第九晶体管的第二极与所述第二节点电连接。7.根据权利要求6所述的移位寄存器,其特征在于,所述第二输出控制单元还用于根据所述第一时钟信号、所述输出信号控制所述第二电位信号向所述第二节点的传输;优选的,所述第二输出控制单元还包括第十晶体管,所述第十晶体管的栅极接入所述第一时钟信号,所述第十晶体管的第一极接入所述第二电位信号,所述第十晶体管的第二极与所述第九晶体管的第一极电连接。8.根据权利要求1所述的移位寄存器,其特征在于,所述第一输出模块包括第十一晶体管和第一电容;所述第十一晶体管的栅极作为所述第一输出模块的控制端,所述第十一晶体管的第一极接入所述第二时钟信号,所述第十一晶体管的第二极与所述移位寄存器的输出端电连接;所述第一电容的第一端与所述第十一晶体管的栅极电连接,所述第一电容的第二端与所述第十一晶体管的第二极电连接;优选的,所述第二输出模块还包括第十二晶体管和第二电容;所述第十二晶体管的栅极与所述第二节点电连接,所述第十二晶体管的第一极接入所述第一电位信号,所述第十二晶体管的第二极与所述移位寄存器的输出端电连接。9.根据权利要求8所述的移位寄存器,其特征在于,所述第一输出模块还包括第十三晶体管,所述第十三晶体管的栅极与所述移位寄存器的输出端电连接,所述第十三晶体管的第一极接入所述第二时钟信号,所述第十三晶体管的第二极与所述移位寄存器的输出端电连接。10.一种栅极驱动电路,其特征在于,包括多级权利要求1-9任一项所述的移位寄存器,各所述移位寄存器级联连接。

技术总结
本发明公开了一种移位寄存器和栅极驱动电路,通过设置移位寄存器的第二输出控制模块包括第一输出控制单元和第二输出控制单元,第二输出控制单元用于根据第二时钟信号、移位寄存器的输出端的输出信号控制第一电位信号向第二节点的传输。通过第二输出控制单元在移位寄存器输出有效电位信号且第二时钟信号为有效电位信号时,将第一电位信号传输至第二节点,第二节点与第二输出模块的控制端连接,使得第二输出模块的控制端为第一电位信号(无效电位信号),进而保证第二输出模块保持良好关断,使得移位寄存器输出有效电位信号时,无效电位信号(第一电位信号)不会传输至移位寄存器的输出端。本实施例技术方案,有利于提高输出信号的稳定性。出信号的稳定性。出信号的稳定性。


技术研发人员:黄飞 谭文 钱先锐 徐尚君 高山 宋振莉
受保护的技术使用者:成都辰显光电有限公司
技术研发日:2021.09.29
技术公布日:2023/3/30
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1