模块边界时序约束方法及相关设备与流程

文档序号:36650228发布日期:2024-01-06 23:34阅读:来源:国知局

技术特征:

1.一种模块边界时序约束方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,根据所述边缘逻辑电路在所述目标模块内的实际延时时间和时钟周期,确定所述边缘逻辑电路的延时约束,包括:

3.根据权利要求2所述的方法,其特征在于,根据所述时钟周期和所述实际延时时间的差值,确定所述边缘逻辑电路的延时约束,包括:

4.根据权利要求1所述的方法,其特征在于,在目标模块的内部逻辑电路满足时序收敛条件的情况下,获取所述目标模块中边缘逻辑电路在所述目标模块内的实际延时时间,包括:

5.根据权利要求4所述的方法,其特征在于,获取各所述边缘逻辑电路的预设延时约束,包括:

6.根据权利要求1至5中任一项所述的方法,其特征在于,在确定各所述边缘逻辑电路的延时约束之后,所述方法还包括:

7.根据权利要求6所述的方法,其特征在于,根据所述相邻模块内边缘逻辑电路的延时约束和所述目标模块内边缘逻辑电路的延时约束,确定所述目标模块内各边缘逻辑电路的延时约束的收敛状态,包括:

8.一种模块边界时序约束装置,其特征在于,包括:

9.一种电子设备,其特征在于,包括:处理器以及与所述处理器通信连接的存储器;

10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机指令,所述计算机指令被处理器执行时用于实现如权利要求1至7中任一项所述的方法。


技术总结
本申请提供一种模块边界时序约束方法及相关设备中,电子设备在确定目标模块的内部逻辑电路满足时序收敛的情况下,确定支持该情况的目标模块的边缘逻辑电路的实际延时时间,以此构建目标模块的边缘逻辑电路的延时约束,不再依赖于目标模块外部的其他模块的信息进行延时约束,降低了边缘逻辑路径的时间约束的复杂度,只需在此基础上进行最优化设计电路结构即可提高与目标模块的相邻模块的时延收敛的可能,在物理实现后期对全部模块进行统一测试时减少针对边缘时序收敛的修改,从而提高了时序收敛效率。

技术研发人员:魏少雄,何鸥,刘洋
受保护的技术使用者:北京市合芯数字科技有限公司
技术研发日:
技术公布日:2024/1/15
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1