1.一种模块边界时序约束方法,其特征在于,包括:
2.根据权利要求1所述的方法,其特征在于,根据所述边缘逻辑电路在所述目标模块内的实际延时时间和时钟周期,确定所述边缘逻辑电路的延时约束,包括:
3.根据权利要求2所述的方法,其特征在于,根据所述时钟周期和所述实际延时时间的差值,确定所述边缘逻辑电路的延时约束,包括:
4.根据权利要求1所述的方法,其特征在于,在目标模块的内部逻辑电路满足时序收敛条件的情况下,获取所述目标模块中边缘逻辑电路在所述目标模块内的实际延时时间,包括:
5.根据权利要求4所述的方法,其特征在于,获取各所述边缘逻辑电路的预设延时约束,包括:
6.根据权利要求1至5中任一项所述的方法,其特征在于,在确定各所述边缘逻辑电路的延时约束之后,所述方法还包括:
7.根据权利要求6所述的方法,其特征在于,根据所述相邻模块内边缘逻辑电路的延时约束和所述目标模块内边缘逻辑电路的延时约束,确定所述目标模块内各边缘逻辑电路的延时约束的收敛状态,包括:
8.一种模块边界时序约束装置,其特征在于,包括:
9.一种电子设备,其特征在于,包括:处理器以及与所述处理器通信连接的存储器;
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机指令,所述计算机指令被处理器执行时用于实现如权利要求1至7中任一项所述的方法。