1.一种列控制电路,其特征在于,包括:
2.根据权利要求1所述的列控制电路,其特征在于,所述控制信号产生电路包括:
3.根据权利要求2所述的列控制电路,其特征在于,每一所述目标信号产生电路包括:
4.根据权利要求3所述的列控制电路,其特征在于,所述同步电路包括:
5.根据权利要求3所述的列控制电路,其特征在于,所述起始信号产生电路包括:
6.根据权利要求3所述的列控制电路,其特征在于,所述窗口信号产生电路包括:
7.根据权利要求3所述的列控制电路,其特征在于,所述终止信号产生电路包括:
8.根据权利要求3所述的列控制电路,其特征在于,所述触发信号为所述列选择起始信号的延迟信号;其中,所述第一延迟量和第三延迟量可调,且所述第三延迟量小于或等于所述第一延迟量的最小值。
9.根据权利要求8所述的列控制电路,其特征在于,所述延迟控制电路还被配置为,对所述列选择起始信号进行延迟处理,生成并输出所述触发信号。
10.根据权利要求1所述的列控制电路,其特征在于,所述第一延迟量与所述第二延迟量满足:t2≤tccd_s-2t,t2≤t1≤t2+tccd_s-2t,其中,t1为所述第一延迟量,t2为所述第二延迟量,2t为所述列选择起始信号的有效时长,t为1个时钟周期,tccd_s为所述目标存储体组选择信号的有效时长。
11.根据权利要求1所述的列控制电路,其特征在于,所述延迟控制电路还被配置为,接收延迟选择信号,并基于所述延迟选择信号,调节所述第一延迟量。
12.根据权利要求11所述的列控制电路,其特征在于,所述延迟控制电路包括:
13.根据权利要求12所述的列控制电路,其特征在于,所述延迟电路包括:
14.根据权利要求12所述的列控制电路,其特征在于,所述延迟电路还被配置为,响应于读操作命令,生成所述列选择起始信号,并向所述输入节点提供所述列选择起始信号。
15.根据权利要求14所述的列控制电路,其特征在于,所述延迟电路包括:
16.根据权利要求12所述的列控制电路,其特征在于,所述选通电路包括:
17.根据权利要求16所述的列控制电路,其特征在于,所述延迟选择信号包括p位控制码,每一所述选通单元接收对应且相邻的三个所述控制码,p为大于等于3的自然数,且相邻的两个所述输出节点输出的所述延迟信号的有效电平相反;每一所述选通单元包括:
18.根据权利要求16所述的列控制电路,其特征在于,所述选通电路包括至少两个所述选通单元,且不同所述选通单元连接的所述输出节点不同;所述选通电路还包括:
19.一种存储装置,其特征在于,包括: