快闪存储器装置及其数据读取方法

文档序号:8513371阅读:199来源:国知局
快闪存储器装置及其数据读取方法
【技术领域】
[0001]本发明涉及一种存储器装置,且特别涉及一种快闪存储器装置及其数据读取方法。
【背景技术】
[0002]典型的快闪(FLASH)存储器阵列中,记忆胞安排于由列与行所形成的长方形阵列中,并于列与行所形成的交叉点配置记忆胞晶体管。每一晶体管的漏极连接到对应的位元线,源极经由阵列源极线连接至阵列源极放电晶体管的漏极,而栅极则连接至字元线(wordline)ο
[0003]快闪存储器容许以区块(bulk)、存储区(sector)或存储页(page)方式来程序化(program)、读取或擦除,一般来说,记忆胞具有金属氧化物半导体(MOS)结构,当记忆胞的浮置栅极中没有储存电荷时,也就是当写入数据为“I”时,在读取时,记忆胞为正常开(normally on)。当浮置栅极中有储存电子时,也就是当写入数据为“O”时,在读取时,记忆胞为正常关(normally off)。
[0004]在对快闪存储器进行读取时,对所选择记忆胞的控制栅极施加读取电位,并施加低电位在选择晶体管的漏极位元线上,通过记忆胞的临界值来判断此记忆胞是否导通至源极线上,以感测位元线的电位,并据以判断记忆胞所储存的数据。其中当记忆胞所储存的数据为〃1"时,对应的位元线上将出现电流。一般来说,快闪存储器阵列的页群组(pagegroup)中多个记忆胞的源极会共同连接至一源极放电晶体管,而读取记忆胞所产生的电流将会经由此源极放电晶体管流向接地。当页群组中的记忆胞所储存的数据大多数为"1〃时,将可能使页群组所流出的电流大小超出源极放电晶体管所能达到的最大放电电流,如此将使页群组中的记忆胞所流出的电流大小受到限制,进而影响到解读记忆胞所储存的数据内容的正确性以及数据读取的速度。

【发明内容】

[0005]本发明提供一种快闪存储器装置及其数据读取方法,可提高读取快闪存储器装置所储存的数据内容的正确性以及数据读取的速度。
[0006]本发明的快闪存储器装置,包括存储器单元、源极放电晶体管、预充电单元、升压单元以及控制单元。其中存储器单元包括多个记忆胞。源极放电晶体管的漏极耦接上述多个记忆胞的源极,源极放电晶体管的源极耦接至接地。预充电单元耦接源极放电晶体管的栅极,受控于预充电控制信号而于存储器单元进行数据读取时停止提供预充电电压至源极放电晶体管的栅极。升压单元耦接源极放电晶体管的栅极,于预充电单元停止提供预充电压后,依据升压控制信号提供升压电压至源极放电晶体管的栅极,其中升压电压的电压值大于预充电电压的电压值。控制单元耦接预充电单元与升压单元,依据读取指令发出预充电控制信号与升压控制信号。
[0007]在本发明的一实施例中,上述的升压单元包括电容单元以及切换单元。其中电容单元的一端耦接源极放电晶体管的栅极。切换单元耦接操作电压、控制单元、接地与电容单元的另一端,依据升压控制信号而于存储器单元进行数据读取时将操作电压连接至电容单元的另一端,以使电容单元提供升压电压至源极放电晶体管的栅极,并于存储器单元完成数据读取后,将接地连接至电容单元的另一端。
[0008]在本发明的一实施例中,上述的切换单元为开关元件。
[0009]在本发明的一实施例中,上述的切换单元包括反向器、P型晶体管以及N型晶体管。其中反向器接收升压控制信号。P型晶体管与N型晶体管串接于操作电压与接地之间,N型晶体管以及P型晶体管的栅极耦接反向器的输出端。
[0010]在本发明的一实施例中,上述的存储器单元为并列式快闪存储器。
[0011]本发明的快闪存储器装置的数据读取方法,其中快闪存储器装置包括多个记忆胞以及源极放电晶体管,源极放电晶体管耦接于上述多个记忆胞的源极与接地之间,数据读取方法包括下列步骤。检测是否接收到读取指令。若接收到读取指令,停止提供预充电电压至源极放电晶体管的栅极。提供升压电压至源极放电晶体管的栅极,其中升压电压的电压值大于预充电电压的电压值。
[0012]在本发明的一实施例中,上述的存储器单元为并列式快闪存储器。
[0013]基于上述,本发明的实施例通过在存储器单元进行数据读取时提供电压值高于预充电电压的升压电压给源极放电晶体管,以提高源极放电晶体管的放电能力,进而提高读取快闪存储器装置所储存的数据内容的正确性以及数据读取的速度。
[0014]为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
【附图说明】
[0015]图1绘示为本发明一实施例的快闪存储器装置的示意图。
[0016]图2绘示为本发明另一实施例的快闪存储器装置的示意图。
[0017]图3绘示为图2实施例的源极放电晶体管的栅极电压、预充电控制信号以及升压控制信号的波形示意图。
[0018]图4与图5绘示为本发明实施例的切换单元的示意图。
[0019]图6绘示为本发明一实施例的快闪存储器装置的数据读取方法的流程示意图。
[0020]其中,附图标记说明如下:
[0021]102:存储器单元
[0022]104:预充电单元
[0023]106:升压单元
[0024]108:控制单元
[0025]202:切换单元
[0026]Ml:源极放电晶体管
[0027]VPP:预充电电压
[0028]SPl:预充电控制信号
[0029]SBl:升压控制信号
[0030]VB:升压电压
[0031]Cl:电容单元
[0032]Vdd:操作电压
[0033]VG:栅极电压
[0034]SW:开关元件
[0035]Al:反向器
[0036]Ql:P型晶体管
[0037]Q2:N型晶体管
[0038]S602?S608:快闪存储器装置的数据读取方法步骤
【具体实施方式】
[0039]图1绘示为本发明一实施例的快闪存储器装置的示意图,请参照图1。快闪存储器装置包括存储器单元102、源极放电晶体管Ml、预充电单元104、升压单元106以及控制单元108。其中存储器单元102可例如为并列式快闪存储器(parallel flash memory),然不以此为限。存储器单元102可包括多个记忆胞(未绘示),多个记忆胞的源极可连接至源极放电晶体管Ml的漏极,例如同一页群组(page group)中多个记忆胞的源极可共同连接至源极放电晶体管Ml的漏极。源极放电晶体管Ml的源极耦接至接地,而源极放电晶体管Ml的栅极则耦接至预充电单元104以及升压单元106。此外,控制单元108亦耦接预充电单元104以及升压单元106。
[0040]预充电单元104用以提供预充电电压VPP至源极放电晶体管Ml的栅极,以使源极放电晶体管Ml保持一定程度的开启,以确保在接收来自存储器单元102的电流时有足够的放电能力以及反应速度进行放电。控制单元108可判断是否接收到读取指令,并于接收读取指令时发出预充电控制信号SPl给预充电单元104,以使其停止提供预充电电压VPP给至源极放电晶体管Ml。在发出预充电控制信号SPl给预充电单元104以使其停止提供预充电电压VPP给至源极放电晶体管Ml的同时,控制单元108亦发出升压控制信号SBl给升压单元106,使升压单元106发出一电压值高于预充电电压VPP的升压电压VB至源极放电晶体管Ml的栅极,以取代预充电电压VPP而
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1