一种ESD保护电路、检波电路及相关电子装置的制作方法

文档序号:30455193发布日期:2022-06-18 03:02阅读:来源:国知局

技术特征:
1.一种esd保护电路,用于保护检波电路,其特征在于,包括窗口选择开关,所述窗口选择开关具有正电荷泄放寄生二极管和负电荷泄放寄生二极管,所述正电荷泄放寄生二极管的负极与所述检波电路的电源耦接,所述负电荷泄放寄生二极管的正极接地,所述正电荷泄放寄生二极管的正极与所述负电荷泄放寄生二极管的负极耦接。2.如权利要求1所述的esd保护电路,其特征在于,所述窗口选择开关包括第一开关和第二开关,所述第一开关耦接在参考电压和所述esd保护电路的输入端之间,所述第二开关耦接在所述esd保护电路的输入端和输出端之间。3.如权利要求2所述的esd保护电路,其特征在于,所述第一开关包括第一寄生二极管和第二寄生二极管,所述正电荷泄放寄生二极管包括所述第一寄生二极管,所述负电荷泄放寄生二极管包括所述第二寄生二极管。4.如权利要求3所述的esd保护电路,其特征在于,所述第一开关包括第一p型晶体管和第一n型晶体管,所述第一p型晶体管和所述第一n型晶体管并联设置,所述第一寄生二极管寄生于所述第一p型晶体管,所述第一p型晶体管的衬底与所述检波电路的电源耦接,所述第二寄生二极管寄生于所述第一n型晶体管,所述第一n型晶体管的衬底接地。5.如权利要求2或3所述的esd保护电路,其特征在于,所述第二开关包括第三寄生二极管和第四寄生二极管,所述正电荷泄放寄生二极管包括所述第三寄生二极管,所述负电荷泄放寄生二极管包括所述第四寄生二极管。6.如权利要求5所述的esd保护电路,其特征在于,所述第二开关包括第二p型晶体管和第二n型晶体管,所述第二p型晶体管和所述第二n型晶体管并联设置,所述第三寄生二极管寄生于所述第二p型晶体管,所述第二p型晶体管的衬底与所述检波电路的电源耦接,所述第四寄生二极管寄生于所述第二n型晶体管,所述第二n型晶体管的衬底接地。7.如权利要求1至4任一项所述的esd保护电路,其特征在于,还包括保护电阻,所述保护电阻耦接在所述esd保护电路的输入端和所述窗口选择开关之间。8.如权利要求7所述的esd保护电路,其特征在于,还包括:接地开关,所述接地开关的一端耦接所述esd保护电路的输入端,另一端接地,所述接地开关包括第五寄生二极管,所述第五寄生二极管的正极接地,所述第五寄生二极管的负极耦接所述esd保护电路的输入端。9.如权利要求8所述的esd保护电路,其特征在于,所述接地开关包括第三n型晶体管,所述第五寄生二极管寄生于所述第三n型晶体管,所述第三n型晶体管的衬底接地。10.一种检波电路,用来检测接收电路的接收信号的幅度,其特征在于,所述检波电路包括:esd保护电路,包括窗口选择开关,所述窗口选择开关具有正电荷泄放寄生二极管和负电荷泄放寄生二极管,所述正电荷泄放寄生二极管的负极与所述检波电路的电源耦接,所述负电荷泄放寄生二极管的正极接地,所述正电荷泄放寄生二极管的正极与所述负电荷泄放寄生二极管的负极耦接;运算放大器,具有正端、负端与输出端;积分电容,耦接于所述运算放大器的所述输出端与所述负端之间;重置开关,与所述积分电容并联设置;所述esd保护电路的窗口选择开关用于在所述检波电路的信号检测过程中切换采样模
式和非采样模式。11.如权利要求10所述的检波电路,其特征在于,所述窗口选择开关包括第一开关和第二开关,所述第一开关耦接在参考电压和所述接收电路的输出端之间、所述第二开关耦接在所述接收电路的输出端和所述运算放大器的负端之间。12.如权利要求11所述的检波电路,其特征在于,所述第一开关包括第一寄生二极管和第二寄生二极管,所述第一开关包括第一寄生二极管和第二寄生二极管,所述正电荷泄放寄生二极管包括所述第一寄生二极管,所述负电荷泄放寄生二极管包括所述第二寄生二极管。13.如权利要求12所述的检波电路,其特征在于,所述第一开关包括第一p型晶体管和第一n型晶体管,所述第一p型晶体管和所述第一n型晶体管并联设置,所述第一寄生二极管寄生于所述第一p型晶体管,所述第一p型晶体管的衬底与所述检波电路的电源耦接,所述第二寄生二极管寄生于所述第一n型晶体管,所述第一n型晶体管的衬底接地。14.如权利要求11或12所述的检波电路,其特征在于,所述第二开关包括第三寄生二极管和第四寄生二极管,所述正电荷泄放寄生二极管包括所述第三寄生二极管,所述负电荷泄放寄生二极管包括所述第四寄生二极管。15.如权利要求14所述的检波电路,其特征在于,所述第二开关包括第二p型晶体管和第二n型晶体管,所述第二p型晶体管和所述第二n型晶体管并联设置,所述第三寄生二极管寄生于所述第二p型晶体管,所述第二p型晶体管的衬底与所述检波电路的电源耦接,所述第四寄生二极管寄生于所述第二n型晶体管,所述第二n型晶体管的衬底接地。16.如权利要求10至13任一项所述的检波电路,其特征在于,还包括保护电阻,所述保护电阻耦接在所述esd保护电路的输入端和所述窗口选择开关之间。17.如权利要求16所述的检波电路,其特征在于,还包括:所述esd保护电路还包括接地开关,所述接地开关的一端耦接所述esd保护电路的输入端,另一端接地,所述接地开关包括第五寄生二极管,所述第五寄生二极管的正极接地,所述第五寄生二极管的负极耦接所述esd保护电路的输入端。18.如权利要求17所述的检波电路,其特征在于,所述检波电路的信号检测过程包括重置阶段、接收阶段和一般阶段,在所述重置阶段,所述重置开关导通及所述第二开关不导通,所述运算放大器的所述输出端输出参考电压;在所述接收阶段,所述接地开关导通,所述重置开关、所述第一开关且所述第二开关均不导通,所述接收电路接收所述输入信号后产生所述接收信号;在所述一般阶段,所述重置开关不导通,以及所述接收信号包含周期为t的多个波,所述检波电路在对应所述多个波中的第一特定波的周期t中,有t*r的时间被设置为所述采样模式,以及有t*(1-r)的时间被设置为所述非采样模式,其中r大于0且小于1;以及所述检波电路在对应所述多个波中的第二特定波的周期t中,有t*r的时间被设置为所述采样模式,以及有t*(1-r)的时间被设置为所述非采样模式,其中:在所述采样模式,所述第一开关不导通且所述第二开关导通,使所述接收信号在所述采样模式期间的幅度改变依特定比例反应且累加在所述运算放大器的所述输出端;以及在所述非采样模式,所述第一开关导通且所述第二开关不导通,使所述接收电路产生的所述接收信号在所述非采样模式的幅度改变不反应且不累加在所述运算放大器的所述
输出端,使所述运算放大器的所述输出端的电压在所述非采样模式维持不变。19.如权利要求17所述的检波电路,其特征在于,所述接地开关包括第三n型晶体管,所述第五寄生二极管寄生于所述第三n型晶体管,所述第三n型晶体管的衬底接地。20.一种电子装置,其特征在于,包括:如权利要求10至19中任一项所述的检波电路。

技术总结
一种ESD保护电路,用于保护检波电路,包括窗口选择开关,所述窗口选择开关具有两个寄生二极管,其中一个所述寄生二极管的负极与所述检波电路的电源耦接,另一个所述寄生二极管的正极接地,所述一个寄生二极管的正极与所述另一个寄生二极管的负极耦接。本申请提供的ESD保护电路能够有效解决现有的检波电路中需额外引入其他器件的问题。本申请还提供一种检波电路和相关电子装置。电路和相关电子装置。电路和相关电子装置。


技术研发人员:杨博新 王程左
受保护的技术使用者:深圳市汇顶科技股份有限公司
技术研发日:2022.02.15
技术公布日:2022/6/17
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1