一种用于高速光互连的PAM4发射机驱动电路

文档序号:25535979发布日期:2021-06-18 20:29阅读:来源:国知局

技术特征:

1.一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述电路包括:

四个输入缓冲级,用于提供输入阻抗匹配;

四个d触发器,对输入信号采样再定时,消除相位差;

两个2:1复用器,将四路25gb/snrz信号转为两路50gb/snrz信号;

两个宽带放大器,对复用器的输出信号整形,并提升带宽;

一个cml加法器,将两路nrz信号叠加成一路pam4信号,实现单路数据传输率翻倍;

一个宽带输出缓冲级,用于提供输出阻抗匹配,集成两种带宽拓展方式,提升传输通路带宽。

2.根据权利要求1所述的一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述输入缓冲级采用差分结构,输出节点与输入节点之间接反馈电阻ri,输出节点与电源电压之间接负载电阻ro,确保输出摆幅,ro和ri实现阻抗匹配;输入节点和差分对发射级均接尾电流源。

3.根据权利要求1所述的一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述d触发器由两级锁存器级联而成。

4.根据权利要求1所述的一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述cml加法器中引入了低压共源共栅电流镜。

5.根据权利要求1所述的一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述电路通过采样再定时和2:1复用器的结合,减半所需采样时钟的频率。

6.根据权利要求1所述的一种用于高速光互连的pam4发射机驱动电路,其特征在于,所述宽带输出缓冲级采用ft倍增器结构,实现相同增益下差分对输入电容的减小,设置有源电感结构,以电感谐振的方式增加带宽。


技术总结
本发明公开了一种用于高速光互连的PAM4发射机驱动电路,所述电路包括:四个输入缓冲级,用于提供输入阻抗匹配;四个D触发器,对输入信号采样再定时,消除相位差;两个2:1复用器,将四路25Gb/s NRZ信号转为两路50Gb/s NRZ信号;两个宽带放大器,对复用器的输出信号整形,并提升带宽;一个电流模逻辑(CML)加法器,将两路NRZ信号叠加成一路PAM4信号,实现单路数据传输率翻倍;一个宽带输出缓冲级,用于提供输出阻抗匹配,集成两种带宽拓展方式,提升传输通路带宽。本发明无需使用无源电感,芯片面积小,有望应用于下一代100G/200G/400G以太网。

技术研发人员:谢生;薛竹君;毛陆虹;石岱泉
受保护的技术使用者:天津大学
技术研发日:2021.02.08
技术公布日:2021.06.18
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1