数据接收电路以及半导体装置的制作方法

文档序号:33774546发布日期:2023-04-18 22:35阅读:来源:国知局

技术特征:

1.一种数据接收电路,其特征在于,包括:

2.如权利要求1所述的数据接收电路,其特征在于,所述第二信号对包括第二数据信号和第二互补数据信号,所述第二数据信号和所述第二互补数据信号互为反相信号,所述第二数据信号用于表征接收到的所述输入数据;所述抽头控制信号包括第一控制信号和第二控制信号,所述调节值包括第一调节值和第二调节值,所述第一控制信号与所述第一调节值相对应,所述第二控制信号与所述第二调节值相对应,且所述第一控制信号和所述第二控制信号均为多比特信号;其中,所述第一电路还被配置为:

3.如权利要求2所述的数据接收电路,其特征在于,所述第一电路还被配置为,接收置零信号以及n个抽头信号,其中,一所述抽头信号与一所述第二信号对相对应;任一所述第二信号对中,所述第二数据信号与第一子信号相对应,所述第二互补数据信号与第二子信号相对应,所述第一子信号为所述置零信号以及所述抽头信号中的一者,所述第二子信号为所述置零信号以及所述抽头信号中的另一者;其中,

4.如权利要求3所述的数据接收电路,其特征在于,所述置零信号的每一比特数据均为0,所述抽头信号的至少一比特数据为1;若所述第二数据信号为0,所述第二互补数据信号为1,则所述第一子信号为所述置零信号,所述第二子信号为所述抽头信号;若所述第二数据信号为1,所述第二互补数据信号为0,则所述第一子信号为所述抽头信号,所述第二子信号为所述置零信号。

5.如权利要求3所述的数据接收电路,其特征在于,所述第一电路还被配置为:

6.如权利要求5所述的数据接收电路,其特征在于,所述数据接收电路还包括:

7.如权利要求3所述的数据接收电路,其特征在于,所述数据接收电路还包括:

8.如权利要求7所述的数据接收电路,其特征在于,所述数据接收电路还包括:

9.如权利要求2所述的数据接收电路,其特征在于,所述第一信号对包括第一数据信号和第一参考数据信号,所述放大电路包括第一节点和第二节点,所述第一节点输出所述第一数据信号,所述第二节点输出所述第一参考数据信号;所述第二电路包括:

10.如权利要求9所述的数据接收电路,其特征在于,所述第一控制电路包括:

11.如权利要求1所述的数据接收电路,其特征在于,所述第i数据路径还包括:

12.如权利要求11所述的数据接收电路,其特征在于,所述第一调节电路包括:

13.如权利要求1或11所述的数据接收电路,其特征在于,所述第i数据路径还包括:

14.如权利要求13所述的数据接收电路,其特征在于,所述第二调节电路包括:

15.如权利要求1所述的数据接收电路,其特征在于,第i数据路径的所述第一电路接收除第i-1数据路径以外的至少两条所述数据路径输出的所述第二信号对,所述第1数据路径的所述第一电路接收除所述第m数据路径以外的至少两条所述数据路径输出的所述第二信号对;其中,1<i≤m,m≥3。

16.如权利要求15所述的数据接收电路,其特征在于,第i-1数据路径的所述第一电路接收所述第i-1数据路径输出的所述第二信号对以及所述第i数据路径输出的所述第二信号对;所述第m数据路径的所述第一电路接收所述第1数据路径输出的所述第二信号对以及所述第m数据路径输出的所述第二信号对。

17.如权利要求15所述的数据接收电路,其特征在于,所述第m数据路径的所述第一电路接收所述第1数据路径输出的所述第二信号对以及第2数据路径输出的所述第二信号对;所述第i-1数据路径的所述第一电路接收所述第i数据路径输出的所述第二信号对和第i+1数据路径输出的所述第二信号对,i+1<m;第m-1数据路径的所述第一电路接收所述第1数据路径输出的所述第二信号对以及所述第m数据路径输出的所述第二信号对。

18.如权利要求16或17所述的数据接收电路,其特征在于,m为4,所述相位差为90°。

19.如权利要求1所述的数据接收电路,其特征在于,第i数据路径的所述第一电路接收包括所述第i数据路径输出的所述第二信号对,所述第1数据路径的所述第一电路接收包括第1数据路径输出的所述第二信号对;其中,1<i≤m,m≥3。

20.如权利要求1所述的数据接收电路,其特征在于,n=m。

21.一种半导体装置,其特征在于,包括:如权利要求1-20任一项所述的数据接收电路。

22.如权利要求21所述的半导体装置,其特征在于,所述半导体装置包括存储芯片。


技术总结
本公开实施例提供一种数据接收电路以及半导体装置,数据接收电路包括多条数据路径,第i数据路径包括:放大电路,被配置为,放大输入数据的电压以及参考电压之间的压差并输出第一信号对;采样电路,被配置为,接收相应的采样时钟,对第一信号对进行采样并输出第二信号对;第一电路,被配置为,接收N条数据路径输出的第二信号对,基于接收到的所有第二信号对,输出相应的抽头控制信号,抽头控制信号为多比特信号,N≤M;第二电路,被配置为,接收抽头控制信号,并响应于抽头控制信号,以与抽头控制信号相对应的调节值调整第i数据路径中的第一信号对的电平。本公开实施例至少有利于降低电路复杂度,降低负载,提升输入数据传输速度。

技术研发人员:李思曼,严允柱
受保护的技术使用者:长鑫存储技术有限公司
技术研发日:
技术公布日:2024/1/13
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1